首页> 外文OA文献 >Impact of Interconnect Multiple-Patterning Variability on SRAMs
【2h】

Impact of Interconnect Multiple-Patterning Variability on SRAMs

机译:互连多模式变量对SRAM的影响

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

The introduction of Multiple Patterning (MP) in sub-32nm technology nodes may pose severe variability problems in wire resistance and capacitance of IC circuits. In this paper we evaluate the impact of this variability on the performance of SRAM cell arrays based on the 10nm technology node, for a relevant range of process variation assumptions. The MP options we consider are the triple Litho-Etch (LE^3) and the Self Aligned Double Patterning (SADP), together with Single Patterning Extreme-UV (EUV). In addition to the analysis of the worst-case variability scenario and the impact on SRAM performance, we propose an analytical formula for the estimation of SRAM read time penalty, using the RC variation of the bit line and the array size as input parameters. This formula, verified with SPICE simulations, allows a fast extraction of the statistical distribution of the read time penalty, using the Monte-Carlo method. Results on each patterning option are presented and compared.
机译:在低于32nm的技术节点中引入多图案(MP)可能会在IC电路的导线电阻和电容中造成严重的可变性问题。在本文中,我们针对工艺变化假设的相关范围,评估了这种可变性对基于10nm技术节点的SRAM单元阵列性能的影响。我们考虑的MP选项是三重光刻法(LE ^ 3)和自对准双图案(SADP),以及单图案极限UV(EUV)。除了分析最坏情况下的可变性情况及其对SRAM性能的影响之外,我们还使用位线的RC变化和数组大小作为输入参数,提出了一种用于估算SRAM读取时间损失的解析公式。该公式经过SPICE仿真验证,可以使用蒙特卡洛方法快速提取读取时间损失的统计分布。呈现并比较了每个图案选项的结果。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号