机译:浮体对双多晶硅部分耗尽SOI非易失性存储单元的影响
Dept. of Electr. & Electron. Eng., Hong Kong Univ. of Sci. & Technol., Kowloon, China;
elemental semiconductors; silicon; hot carriers; cellular arrays; MOS memory circuits; silicon-on-insulator; semiconductor device models; floating body; double polysilicon structure; drain current; hot-electron gate current; biasing condition; nonvol;
机译:通过集成用于非易失性存储器的纳米晶体浮栅和用于无电容器1t-dram的部分耗尽型浮体的统一的随机存取存储器(uram)
机译:在高温下工作的部分耗尽的浮体SOI nMOS中的交流浮体效应:模拟电路的前景
机译:模拟完全耗尽,部分耗尽和人体接地的SOI MOSFET的浮体效应
机译:在低温操作中对0.13μm浮体部分耗尽的SOI N-MOSFET的光晕效应
机译:纳米栅极长度部分耗尽硅-NON-insulator CMOS器件和电路中浮体效应的分析,建模和控制
机译:CD11c + CD11b +树突状细胞的选择性耗竭部分消除了小鼠MOE中静脉MOG的致耐受性
机译:非易失性存储器:新的浮栅存储器,具有出色的保持特性(ADV。电子。Matter。4/2019)