首页> 外国专利> High-voltage shifter with reduced transistor degradation

High-voltage shifter with reduced transistor degradation

机译:减少晶体管退化的高压移位器

摘要

Discussed herein are systems and methods for protecting against transistor degradation in a high-voltage (HV) shifter to transfer an input voltage to an access line, such as a global wordline. An embodiment of a memory device comprises memory cells and a HV shifter circuit that includes a signal transfer circuit, and first and second HV control circuits. The signal transfer circuit includes a P-channel transistor to transfer a high-voltage input to an access line. The first HV control circuit couples a bias voltage to the P-channel transistor for a first time period, and the second HV control circuit couples a stress-relief signal to the P-channel transistor for a second time period, after the first time period, to reduce degradation of the P-channel transistor. The transferred high voltage can be used to charge the access line to selectively read, program, or erase memory cells.
机译:本文所讨论的是用于防止高压(HV)移位器中的晶体管退化以将输入电压传输到诸如全局字线之类的访问线的系统和方法。存储设备的实施例包括存储单元和HV移位器电路,该HV移位器电路包括信号传输电路以及第一和第二HV控制电路。信号传输电路包括P沟道晶体管,用于将高压输入传输到访问线。在第一时间段之后,第一HV控制电路在第一时间段内将偏置电压耦合到P沟道晶体管,第二HV控制电路在第二时间段内将应力消除信号耦合到P沟道晶体管。 ,以减少P沟道晶体管的退化。所传输的高电压可用于为访问线充电以选择性地读取,编程或擦除存储单元。

著录项

  • 公开/公告号US10586600B1

    专利类型

  • 公开/公告日2020-03-10

    原文格式PDF

  • 申请/专利权人 MICRON TECHNOLOGY INC.;

    申请/专利号US201916259671

  • 发明设计人 SHIGEKAZU YAMADA;

    申请日2019-01-28

  • 分类号G11C16/04;G11C16/12;G11C16/10;G11C29/02;G11C16/14;

  • 国家 US

  • 入库时间 2022-08-21 11:25:24

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号