机译:具有侧栅的新型50nm nMOSFET,用于虚拟源极漏极扩展
Inter-Univ. Semicond. Res. Center (ISRC), Seoul Nat. Univ., South Korea;
MOSFET; inversion layers; logic gates; semiconductor device measurement; 50-nm nMOSFET; side-gates; virtual source/drain extensions; inversion layers; short channel effect suppression; current drivability; subthreshold swing; drain-induced barrier lo;
机译:具有2或6 nm超薄硅层的50 nm沟道nMOSFET / SIMOX及其重要的工作特性
机译:用于混合模式应用的50nm绝缘浅扩展栅堆叠(ISEGaS)MOSFET的性能研究
机译:具有135GHzf {sub}(max)的70 nm SOI-CMOS,具有双偏置注入源极-漏极扩展结构,适用于RF /模拟和逻辑应用
机译:高性能NMOSFET配备原位磷掺杂嵌入式Si:C(ISPD ESI:C)源 - 漏极应力源
机译:离子通量(剂量率)在10 nm节点FinFET上的源漏扩展离子注入中的作用以及在300 / 450mm平台上的影响
机译:基于GaMnAs的垂直自旋金属氧化物半导体场效应晶体管中的侧栅电场引起的大电流调制和隧穿磁阻变化
机译:带有虚像的光学显微镜打破了记录:50纳米 分辨率成像被证明