首页> 中文期刊> 《电子技术应用》 >CMOS全集成低压低功耗锁相环设计概述

CMOS全集成低压低功耗锁相环设计概述

         

摘要

锁相环是现代电路系统尤其是通信系统中非常重要的一个部分,通常锁相环的性能指标很大程度上影响着整个系统的整体性能.随着人们对低压低功耗的需求日益增长,低压低功耗锁相环的研究也成为了非常热门的方向.总结了近年来在低压低功耗锁相环研究方向具有代表性的技术和解决方案.低压下电荷泵电路电流的匹配、低压低功耗的压控振荡器的实现以及低压下较快速度的分频器设计都成为低压低功耗锁相环设计必须要面对的难题.

著录项

  • 来源
    《电子技术应用》 |2015年第5期|21-24|共4页
  • 作者单位

    上海华虹宏力半导体制造有限公司,上海201203;

    电子科技大学微电子与固体电子学院,四川成都610054;

    电子科技大学微电子与固体电子学院,四川成都610054;

    电子科技大学微电子与固体电子学院,四川成都610054;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 场效应型;
  • 关键词

    低压; 低功耗; 锁相环;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号