首页> 外国专利> Integrated scheme for forming inter-poly dielectrics for non-volatile memory devices

Integrated scheme for forming inter-poly dielectrics for non-volatile memory devices

机译:形成非易失性存储器件的多晶硅间电介质的集成方案

摘要

Electronic devices and methods for forming electronic devices that allow for a reduction in device dimensions while also maintaining or reducing leakage current for non-volatile memory devices are provided. In one embodiment, a method of fabricating a non-volatile memory device is provided. The method comprises depositing a floating gate polysilicon layer on a substrate, forming a silicon oxide layer on the floating gate polysilicon layer, depositing a first silicon oxynitride layer on the silicon oxide layer, depositing a high-k dielectric material layer on the first silicon oxynitride layer, depositing a second silicon oxynitride on the high-k dielectric material, and forming a control gate polysilicon layer on the second silicon oxynitride layer. In one embodiment, the high-k dielectric material layer comprises hafnium silicon oxynitride.
机译:提供了电子设备和用于形成电子设备的方法,其允许减小设备尺寸同时还保持或减小用于非易失性存储设备的泄漏电流。在一个实施例中,提供了一种制造非易失性存储器件的方法。该方法包括在衬底上沉积浮栅多晶硅层,在浮栅多晶硅层上形成氧化硅层,在氧化硅层上沉积第一氮氧化硅层,在第一氮氧化硅上沉积高k电介质材料层在高k介电材料上沉积第二氮氧化硅层,并在第二氮氧化硅层上形成控制栅多晶硅层。在一实施例中,高k介电材料层包括ha氮氧化硅。

著录项

  • 公开/公告号US7910446B2

    专利类型

  • 公开/公告日2011-03-22

    原文格式PDF

  • 申请/专利权人 YI MA;SHREYAS KHER;KHALED AHMED;

    申请/专利号US20080163542

  • 发明设计人 KHALED AHMED;YI MA;SHREYAS KHER;

    申请日2008-06-27

  • 分类号H01L21/336;

  • 国家 US

  • 入库时间 2022-08-21 18:08:48

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号