法律状态公告日
法律状态信息
法律状态
2012-11-14
未缴年费专利权终止 IPC(主分类):H01L29/739 授权公告日:20080903 终止日期:20110902 申请日:20050902
专利权的终止
2008-09-03
授权
授权
2006-06-14
实质审查的生效
实质审查的生效
2006-04-26
公开
公开
相关申请
本申请要求在2004年9月2日提交的第60/606,596号美国临时申请的优先权,该申请的全部内容通过引用合并入本文。
本申请还涉及由丹尼尔·M·金泽尔在2005年3月4日提交的题为“顶部漏极型MOSFET”的第11/042,993号美国专利申请,该申请的全部内容也通过引用合并入本文。
技术领域
本发明涉及例如MOSFET(金属氧化物半导体场效应晶体管)、IGBT(绝缘栅双极型晶体管)等的金属氧化物半导体栅控器件(MOS栅控器件)以及它们的制造工艺,更具体地说,本发明涉及这样一种器件,在该器件中,漏极被设置在含有其中形成器件的管芯或晶片的表面的结的顶面上。
背景技术
垂直导电的MOS栅控器件是公知的。这里,MOS栅控器件指的是MOSFET、IGBT等。垂直导电的器件指的是这样一种器件,其中通过管芯的电流传导路径的至少一部分与管芯的平面垂直。而管芯(die)则指的是从晶片分割(singulate)出的单个管芯或芯片,其中晶片内所有的管芯在分割之前同时得到处理。术语管芯、晶片和芯片可互换使用。
图1示出了使用沟槽型工艺的公知类型的垂直导电MOSFET。图1是贯穿MOSFET管芯的截面图并示出了器件的一个单元。常规上采用相互相对地横向布置的多个相同的这种单元。这些单元可为平行条,或者圆形、矩形、正方形、六边形或其它任何多边形拓扑结构的闭合单元,并且可呈现相同的截面图。图1所示器件的漏极处在管芯的底部上,其源极和栅极则处在相对的表面上。
在图1中,晶片或管芯具有单晶硅的N+衬底20(例如浮动区域),其具有包括漂移区21的顶部外延生长的N型硅层。P型基被注入和扩散入外延层以形成P基区22,而N型被注入和扩散以形成N+源区层23。分开的沟槽24和25(或者分开或封闭的单元)形成于晶片的顶部中。二氧化硅或其它绝缘衬垫(liner)具有厚的底部30和薄的垂直栅部31,它们容纳了导电性多晶硅栅极32。顶部氧化物部分33完成对栅多晶硅32的绝缘封闭。然后,源极40被淀积在晶片或芯片的顶部并填充沟槽24以使得N+源23和P基短路,从而使由区域21、22和23形成的寄生双极型晶体管失效。导电性漏极41被常规地形成在管芯的底部上。
在操作中,向栅极32和源极40之间施加栅极导通电势将使得覆盖(line)了氧化层31的P基22的表面处的浓度(concentration)反转(invert),从而使得大多数载流子从漏极41向源极40垂直流动。
对于许多应用而言,非常希望降低栅极和漏极之间的电容并由此降低电荷Qgd和Qswitch,并且希望降低图1的MOS栅控器件管芯的导通电阻RDSON以及栅电阻。还希望提供这样一种MOS栅控管芯结构,它可被封装到多种外壳中,可与其它的管芯共同封装在一起并同时具有降低的封装电阻、最小化的寄生电感(stray inductance)以及良好的散热能力。
顶部漏极型MOS栅控器件在由丹尼尔·M·金泽尔于2005年3月4日提交并转让给本共同发明的受让人的题为“顶部漏极型MOSFET(IR-2471)”的第11/042,993号共同未决申请中得到了概括的说明。与常规MOSFET相比,这种器件具有相反的源极和漏极。因此,它的漏极结构和栅极结构都形成在芯片的顶部中,而其源极则位于芯片的底部。分开的垂直栅极沟槽被形成入管芯或晶片的顶部。基区或沟道可逆区被设置成与沟槽壁相邻,并且被埋在上部漂移区之下。设置在栅极沟槽之间的另外的沟槽或单元允许在其底部形成导电区以将埋入的P基和N+衬底短路。
这一新颖的功能反转使R*Qsw和R*A相对于现有技术产生了显著的改进(分别为60%和26%)。它进一步使栅电阻降低四倍以及为管芯的共同封装提供了多种封装选择。
更具体地说,这种结构能够降低漏—栅重叠并且减少了在栅极和漏极之间使用较厚的氧化层,从而能够产生降低的Qgd和Qsw。这种设计还能够实现较高的单元密度并可消除JFET效应和降低RDSON。最后,这种设计可使栅电阻减小。
发明内容
图2是本发明的新颖的顶部漏极型器件的一个单元的剖面示意图。图中所示的器件为N沟道器件,但是可转换其所有导电类型从而产生P沟道器件。管芯或晶片具有N+衬底50,在衬底50的上表面上形成有N-型外延硅层。P型注入和扩散形成了埋入的P基或沟道51,而N+注入和扩散则在N漂移区层53的顶部中形成漏区层52。三个沟槽60、61和62被形成入管芯或晶片的顶部,从而形成所示的单个单元。外沟槽60和62为栅极沟槽,它们分别具有垂直的二氧化硅(或其它绝缘物)底层63和64,并且分别具有垂直的栅极氧化层65和66。导电性多晶硅层67和68被形成入沟槽60和62,并且分别通过氧化层63、65和64、66与周围的硅绝缘。然后,氧化填充物69和70分别在多晶硅栅极67和68上方填充沟槽60和62。
中央沟槽61在其底部接纳导电层71以使得P基51和N+衬底50连通(短路)。然后,沟槽61的其余部分被填充绝缘氧化物72。
可为具有少量硅成分的铝的漏极75被形成在管芯和晶片的顶部上方,而导电性源极76则被形成在晶片和管芯底部上。
为了使得图2的器件导通,施加到栅极67、68和衬底50之间的电势将沿着基区51的垂直表面形成反转区(inversion region),以使得大多数载流子(电子)能够从顶部漏极75向底部源极76传导。需再次注意,所有导电类型可以被反转以形成P沟道器件,而不是图中所示的N沟道器件。
与图1相比,图2所示结构的效果使得漏极漂移区53和栅极67、68之间的重叠减小,从而产生较低的Qgd和Qsw。另外,较厚的氧化层65、66可用于栅极67、68和漏极漂移区53之间,这样再次降低了Qgd和Qsw。
此外,单元密度可以比图1中的单元密度更大以进一步降低RDSON。而且,JFET效应的消除会进一步降低RDSON。
通常,对于具有等价设计的20伏N沟道MOSFET(由国际整流器公司商业销售的)而言,与图1的器件相比,图2所示的顶部漏极型器件结构的品质因数(FOM)被显著降低,如下面的表1所示。
表1
本发明进一步包括在图2的器件的结构和制造工艺上的一系列的改进。
因此,作为第一个改进,本体短路(body short)、漏极区和栅极多晶硅的上表面被同时硅化(silicided)以降低其各自的电阻。
另外,多晶硅栅极和其沟槽壁之间的漏极氧化层的厚度被增加从而使QGD灵敏度最小化。
另外,为了简化工艺,本体短路沟槽和主沟槽被同时填充。
作为对工艺的进一步改进,提供了一种新颖型的顺序蚀刻工艺以用于形成栅极多晶硅槽。因此,必须精确地控制栅极多晶硅槽以保持最小电容。出于这一目的,在进行沟槽蚀刻时,首先进行第一次蚀刻以形成第一深度,然后形成厚的氧化层,之后淀积氮化物并对沟槽底部进行各向异性蚀刻。然后进行第二次蚀刻并且在新的表面上形成栅极氧化物。现在多晶硅槽的深度不是十分关键,因为沟槽顶部厚的氧化物降低了栅电容。蚀刻是自对准的,并且可以使用角度注入以使沟槽深度的重要性进一步被减小。可以为硅化物栅极设置浅的多晶硅槽。
在以下对于图3至图6的优选工艺顺序的说明中详细描述了上述特征,这些工艺顺序形成了例如图2中示意性示出的器件。
附图说明
图1是现有技术的沟槽型MOSFET的单元的剖视图;
图2是顶部漏极型MOSFET的单元的剖视图;
图3是经过早期工艺顺序(其中形成了体沟槽和栅沟槽)之后根据本发明制造的单元的剖视图;
图4是在沟槽中填充多晶硅之后类似于图3的剖视图;
图5是在选择性地去除多晶硅的、对所选区域进行注入、以及对漏、源和栅区进行硅化之后类似于图4的剖视图;
图6是淀积金属之后类似于图5的剖视图。
具体实施方式
首先参照图3,其中示出了管芯或者晶片中的一个单元,该单元具有沟槽和本体短路沟槽。因此,管芯包括其顶表面上具有外延层81的N+本体80。层81中注入并且扩散有P型层82,或者可选地,可以在形成外延层之前在N+本体80中扩散形成P层或者沟道层82。然后在P层82的顶部注入并且扩散(或者生长)N型漂移区83。
然后在层83的顶部淀积氮化硅层85。
然后利用本领域技术人员所公知的常规的掩膜和蚀刻步骤,蚀刻出本体短路沟槽91和栅极沟槽92,使所述沟槽穿通氮化物层85进入漂移区83,并且将区域83分割为分开的多个台型(mesa)部分。
然后在通过沟槽91和92所形成的台型部分的顶部上方和沟槽内形成相对较厚的氧化物分隔层100。然后蚀刻氧化物以在漂移区83的侧面形成氧化物分隔部分,在图中示出为沟槽91中的氧化层100a和沟槽92中的氧化层100b。氧化层100a和100b是漏极氧化层并且相对较厚,从而灵敏地最小化Qgd,这一点在后面将可以看出。
然后再次蚀刻硅以使沟槽深入至基区82的底部。
然后,在沟槽91和92的侧壁和底部生长相对较薄的栅氧化层110和111。这些栅氧化层的厚度与漏氧化层100a和100b的厚度相比相对较薄,从而使得开启器件的阈值电压相对较低。
然后如图4所示,在晶片或者管芯的顶部淀积导电性多晶硅层120,以填充所有的沟槽91和92。
如图5所示,部分蚀刻去除沟槽91和92中的多晶硅120,在沟槽92的底部中留下其高度稍高于栅极氧化部分111水平面的栅极多晶硅121。然后如图5所示,掩蔽位沟槽92并且全部蚀刻去除沟槽91中所保留的多晶硅。如图5所示,台型部分上方的氧化层100和氮化层85也被去除。
在沟槽91的底部注入P+注入物,然后如图5所示进一步蚀刻沟槽。
注意,在图5中,沟槽91的底部形成了高导电性的N++源注入部分130,并且在N++注入部分130上方形成P+本体注入部分131。这使得在本体80和基区82之间形成了有效的体短路,这一点正是沟槽91的最终目的。
在图5中还进行了N+源的注入和激活,用以形成N+漏区140。
在图5中随后进行硅化(siliciding)操作以在漏区140上方形成导电性硅化物层150,并且在栅多晶硅121顶部形成硅化物层151。也可以在沟槽91的底部使用相同的导电性硅化物(例如硅化物152)以通过区域130和131使得N+本体80和P型沟道82电短路。
然后用适合的空隙填充材料160(它可以采用适当的氧化物)填充图5中所示的沟槽91和92。如图6所示,空隙填充材料被从沟道之间的台型部分移除。然后在管芯或晶片的顶部施加作为漏极金属电极的正面金属170并使其与漏区140相接触。然后在晶片的底部施加图6中的背面金属171(器件的源极金属)。
可以注意到,图6的器件的工作方式将与图2中所描述的相同。
虽然根据特定的实施方案对本发明进行了描述,但是对于本领域技术人员来说许多其它的变化和修改以及其它用途将是显而易见的。因此,优选为本发明不受本文特定公开的限制。
机译: 晶体管,例如金属氧化物半导体晶体管,包括反型外延层,沟槽,反向隔离物,栅电极,隔离物,口袋阱区,轻掺杂漏极区,源极和漏极区以及硅化物层。
机译: 使用单个间隔物沉积制造用于包括单独的n型和p型源极/漏极的互补金属氧化物半导体器件的鳍式场效应晶体管
机译: 平面场效应晶体管P型金属氧化物半导体场效应晶体管,例如芯片平面,栅区弯曲/断裂在有源区中进行,漏极和源极区的大小可变