首页> 外文期刊>東芝レビュー >半導体デバイスの微細化に対応した応力シミュレーション技術
【24h】

半導体デバイスの微細化に対応した応力シミュレーション技術

机译:对应于半导体器件小型化的应力仿真技术

获取原文
获取原文并翻译 | 示例
           

摘要

半導体デバイスの微細化に伴い,機械的強度の低下に起因する不良が顕在化してきている。なかでも微細パターンが内部応力により座屈する不良は,半導体デバイスを微細化するうえで大きな課題となっている。信頼性の高い微細パターン加工プロセスを構築するためには,デバイス構造の応力挙動を把握し,不良の発生を予測する技術の開発が求められる。東芝は,この要求に応えるため,有限要素法を用いた線形座屈解析により,微細パターンにおける座屈変形の発生を予測する技術を開発した。デバイス開発の初期段階で座屈変形の危険性が高いプロセスを抽出し,不良低減のための指針を提示することにより,開発コスト低減と歩留り向上に貢献できる。
机译:利用半导体器件的小型化,造成机械强度降低引起的缺陷。 其中,内部应力由内部应力的细纹扣是小型化半导体器件的主要问题。 为了构建高度可靠的精细图案处理过程,需要开发用于抓住器件结构的应力行为并预测缺陷的发生的技术。 东芝开发了一种技术来预测通过使用有限元法通过线性屈曲分析来预测屈曲变形的产生,以满足这一要求。 通过在器件开发的初始阶段提取屈曲变形的高风险,可以通过提出减少故障指南,有助于降低开发成本和产量。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号