首页> 外文期刊>電子情報通信学会技術研究報告. リコンフィギャラブルシステム. Reconfigurable Systems >スイッチブロックのトポロジに着目したFPGAの配線テスト手法
【24h】

スイッチブロックのトポロジに着目したFPGAの配線テスト手法

机译:专注于开关模块拓扑的FPGA布线测试方法

获取原文
获取原文并翻译 | 示例
       

摘要

通常のLSIではATPG (Automatic Test Pattern Generation)ツールを利用した出荷テストが行われる.しかし,専用回路のASICとは異なり,実装論理が固定されていないFPGAにはATPGツールが対応していない.このため効率良いテスト,および高いテスト網羅率を得るためには,デバイスアーキテクチャの開発段階でテスト容易化設計(DFT: Design For Testability)が必要となる.本研究ではWiltonスイッチブロックのもつ特徴を利用したテスト容易なデバイスアーキテクチャおよびそのテスト手法を提案する.配線部を対象として縮退故障検出のためのフォルトカバレッジを計測したところ,5種類のテストパタンを用いて100%のカバレッジを達成した.
机译:在普通的LSI中,使用ATPG(自动测试图案生成)工具执行运输测试。但是,与专用电路的ASIC不同,ATPG工具不支持安装逻辑不固定的FPGA。因此,为了获得有效的测试和较高的测试覆盖率,在设备体系结构开发阶段就需要进行测试简化设计(DFT:Design For Testability)。在这项研究中,我们提出了一种易于测试的设备架构及其使用威尔顿开关模块功能的测试方法。当对布线部分测量用于检测收缩故障的故障覆盖率时,使用五种测试图案可以实现100%的覆盖率。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号