机译:低功耗降低全球时钟方法
Dept. of Electr. & Comput. Eng. Univ. of Waterloo Ont. Canada;
clocks; low-power electronics; VLSI; integrated circuit interconnections; CMOS digital integrated circuits; global clocking methodology; reduced swing clock networks; low power applications; H tree clock distribution network; CMOS technology; local clock distribution domains; VLSI; 500 MHz; 0.13 micron;
机译:低功耗,降低摆幅的全局时钟方法
机译:低功耗,降低摆幅的全局时钟方法
机译:低功耗降低全球时钟方法
机译:低功耗,降低摆幅的单时钟触发器
机译:低功耗 和 高稳定 封装的 基于MEMS 时钟
机译:在ROSE试验中高PEEP可能减少了有害的经肺压波动
机译:低功耗缩减摆动全局时钟方法