机译:低功耗,降低摆幅的全局时钟方法
CMOS digital integrated circuits; VLSI; clocks; integrated circuit interconnections; low-power electronics; 0.13 micron; 500 MHz; CMOS technology; H tree clock distribution network; global clocking methodology; local clock distribution domains; low power applicatio;
机译:低功耗,降低摆幅的全局时钟方法
机译:低功耗降低全球时钟方法
机译:低功耗降低全球时钟方法
机译:低功耗,降低摆幅的单时钟触发器
机译:低功耗 和 高稳定 封装的 基于MEMS 时钟
机译:在ROSE试验中高PEEP可能减少了有害的经肺压波动
机译:低功耗缩减摆动全局时钟方法