首页> 外文期刊>IEEE Journal of Solid-State Circuits >A 16-Mb 400-MHz loadless CMOS four-transistor SRAM macro
【24h】

A 16-Mb 400-MHz loadless CMOS four-transistor SRAM macro

机译:16Mb 400MHz无负载CMOS四晶体管SRAM宏

获取原文
获取原文并翻译 | 示例

摘要

We have used a 5-metal 0.18-/spl mu/m CMOS logic process to develop a 16-Mb 400-MHz loadless CMOS four-transistor SRAM macro. The macro contains: (1) end-point dual-pulse drivers for accurate timing control; (2) a wordline-voltage-level compensation circuit for stable data retention; and (3) an all-adjoining twisted bitline scheme for reduced bitline coupling capacitance. The macro is capable of 400-MHz high-speed access at 1.8-V supply voltage and is 66% the size of a conventional six-transistor SRAM macro. We have also developed a higher-performance 500-MHz loadless four-transistor SRAM macro in a CMOS process using 0.13-/spl mu/m gate length.
机译:我们已经使用5金属0.18- / spl mu / m CMOS逻辑工艺来开发16Mb 400MHz无负载CMOS四晶体管SRAM宏。该宏包含:(1)端点双脉冲驱动器,用于精确的时序控制; (2)字线电压电平补偿电路,用于稳定的数据保持; (3)一种用于减小位线耦合电容的全邻接扭曲位线方案。该宏能够在1.8V电源电压下实现400MHz的高速访问,并且是传统六晶体管SRAM宏大小的66%。我们还使用0.13 / spl mu / m的栅极长度在CMOS工艺中开发了性能更高的500 MHz无负载四晶体管SRAM宏。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号