机译:采用28 nm UTBB FD-SOI CMOS技术的6T-SRAM单元尺寸的静态噪声裕度折衷
Univ Fed Rio de Janeiro, EPOLI PEE COPPE, Rio De Janeiro, RJ, Brazil;
Univ Fed Rio de Janeiro, EPOLI PEE COPPE, Rio De Janeiro, RJ, Brazil;
CMOS memory circuits; Low voltage; Process variation; SRAM; Static noise margin; Sub-threshold operation; Yield;
机译:28-NM UTBB FD-SOI CMOS技术中常规性电压的闭合形式分析
机译:最小尺寸的6T-SRAM单元中的自适应静态和动态噪声容限提高
机译:采用28 nm FD-SOI CMOS技术实现的低于及接近阈值操作的无负载6T SRAM单元
机译:28 nm UTBB FD-SOI CMOS技术中亚稳电压的闭式分析
机译:基于单元的合成低噪声全数字频率合成器,0.13mum CMOS和FPGA实现。
机译:像素间距匹配的超声接收器用于在28nm UTBB FD-SOI中集成Delta-Sigma波束形成器的3D光声成像
机译:A 28 GHz静态CML分频器,具有22-NM CMOS FD-SOI技术的后门调谐