首页> 外文期刊>Computers, IEEE Transactions on >Power Efficient Division and Square Root Unit
【24h】

Power Efficient Division and Square Root Unit

机译:节能分部和平方根单元

获取原文
获取原文并翻译 | 示例

摘要

Although division and square root are not frequent operations, most processors implement them in hardware to not compromise the overall performance. Two classes of algorithms implement division or square root: digit-recurrence and multiplicative (e.g., Newton-Raphson) algorithms. Previous work shows that division and square root units based on the digit-recurrence algorithm offer the best tradeoff delay-area-power. Moreover, the two operations can be combined in a single unit. Here, we present a radix-16 combined division and square root unit obtained by overlapping two radix-4 stages. The proposed unit is compared to similar solutions based on the digit-recurrence algorithm and it is compared to a unit based on the multiplicative Newton-Raphson algorithm.
机译:尽管除法和平方根不是经常使用的操作,但是大多数处理器都在硬件中实现它们,而不损害整体性能。两类算法实现除法或平方根:数字递归算法和乘法(例如Newton-Raphson)算法。先前的工作表明,基于数字递归算法的除法和平方根单位提供了最佳折衷延迟面积功率。此外,这两个操作可以合并为一个单元。在这里,我们提出了一个基数为16的组合除法和平方根单元,它是通过重叠两个基数为4的级获得的。将所提出的单元与基于数字递归算法的类似解决方案进行比较,并与基于乘法牛顿-拉夫森算法的单元进行比较。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号