首页> 外文期刊>IEEE Journal of Solid-State Circuits >An efficient maximum-redundancy radix-8 SRT division and square-root method
【24h】

An efficient maximum-redundancy radix-8 SRT division and square-root method

机译:有效的最大冗余基数8 SRT除法和平方根方法

获取原文
获取原文并翻译 | 示例
           

摘要

A new approach to integrating hardware multiplication, division, and square-root is presented. We use a fully integrated control path which simultaneously reduces part of the redundant partial-remainder and performs a truncated multiplication of the next quotient or square-root digit by the divisor or square-root value. A separate (parallel) full precision iterative multiplier is used for partial remainder production. Strategic details of a radix-8 implementation are discussed. It is shown that a maximally redundant digit set is a viable choice for high performance in this case.
机译:提出了一种集成硬件乘法,除法和平方根的新方法。我们使用完全集成的控制路径,该路径同时减少部分冗余余数,并执行下一个商或平方根数字与除数或平方根值的截断乘法。一个单独的(并行)全精度迭代乘法器用于部分余数的生产。讨论了radix-8实现的战略细节。结果表明,在这种情况下,最大冗余数字集是实现高性能的可行选择。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号