首页> 中文期刊> 《导航定位与授时》 >一种采用收发双缓冲结构的1553B总线接口的设计与实现

一种采用收发双缓冲结构的1553B总线接口的设计与实现

     

摘要

从简化结构、提高实时性的角度出发,提出了一种RT模式下的1553B总线接口.该总线接口硬件上以BU-61580为总线协议处理器,以FPGA为主处理器,在FPGA内部实现接口粘合逻辑,省去额外电路,做到无缝链接.软件上在接收端采用子地址双缓冲模式,保证数据一致性和正确性,发送端提出了发送双缓冲机制,在保证可靠性的前提下提高了数据更新的实时性.详细阐述了总线接口的设计和实现方案,并通过仿真和实验手段证明了该接口方案的可行性和有效性.

著录项

  • 来源
    《导航定位与授时》 |2018年第5期|83-89|共7页
  • 作者单位

    上海航天控制技术研究所;

    上海201109;

    上海惯性工程技术研究中心;

    上海201109;

    上海航天控制技术研究所;

    上海201109;

    上海惯性工程技术研究中心;

    上海201109;

    上海航天控制技术研究所;

    上海201109;

    上海惯性工程技术研究中心;

    上海201109;

    上海航天控制技术研究所;

    上海201109;

    上海惯性工程技术研究中心;

    上海201109;

    上海航天控制技术研究所;

    上海201109;

    上海惯性工程技术研究中心;

    上海201109;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 有线数据通信;
  • 关键词

    1553B总线; 双缓冲; 接口; FPGA; BU-61580; 实时性;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号