首页> 中文期刊> 《微电子学与计算机》 >65 nm CMOS工艺时钟发生器的设计与实现

65 nm CMOS工艺时钟发生器的设计与实现

         

摘要

设计了一款应用于高速片上系统(System-on-Chip,SoC)领域的时钟发生器电路.基于Delta-sigma调制技术实现了小数分频,同时引入了加抖技术(Dither)以及模数转换器(Digital to Analog Converter,DAC)补偿技术,从而大幅度地抑制了Delta-sigma调制引起的量化噪声.基于65nm CMOS工艺完成了电路设计,仿真结果表明,当输出频率为典型应用的1.2GHz时,该电路周期抖动(period jitter)的均方根值(rms)约为0.656ps,功耗仅为约3.824mW.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号