首页> 外文会议>IEEE Symposium on VLSI Circuits >A 14 µM × 26 µM 20-GB/S 3-MW CDR Circuit with High Jitter Tolerance
【24h】

A 14 µM × 26 µM 20-GB/S 3-MW CDR Circuit with High Jitter Tolerance

机译:具有高抖动容限的14 µM×26 µM 20-GB / S 3 MW CDR电路

获取原文

摘要

A full-rate CDR loop employs a 3-stage ring VCO, a master-slave passive sampler as both a phase detector and a filter, and a new flipflop to achieve a bandwidth of 170 MHz. Implemented in 45-nm CMOS technology, the circuit exhibits a jitter tolerance of 2 UI at 5 MHz and a recovered clock jitter of 340 fs with 2
机译:全速率CDR环路采用一个三级环形VCO,一个主从无源采样器同时作为鉴相器和滤波器,以及一个新的触发器,以实现170 MHz的带宽。该电路采用45 nm CMOS技术实现,在5 MHz时具有2 UI的抖动容限,在2 MHz时恢复的时钟抖动为340 fs。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号