掌桥科研
一站式科研服务平台
科技查新
收录引用
专题文献检索
外文数据库(机构版)
更多产品
首页
成为会员
我要充值
退出
我的积分:
中文会员
开通
中文文献批量获取
外文会员
开通
外文文献批量获取
我的订单
会员中心
我的包量
我的余额
登录/注册
文献导航
中文期刊
>
中文会议
>
中文学位
>
中国专利
>
外文期刊
>
外文会议
>
外文学位
>
外国专利
>
外文OA文献
>
外文科技报告
>
中文图书
>
外文图书
>
工业技术
基础科学
医药卫生
农业科学
教科文艺
经济财政
社会科学
哲学政法
其他
工业技术
基础科学
医药卫生
农业科学
教科文艺
经济财政
社会科学
哲学政法
其他
自然科学总论
数学、物理、化学、力学
天文学、地球科学
生物科技
医学、药学、卫生
航空航天、军事
农林牧渔
机械、仪表工业
化工、能源
冶金矿业
电子学、通信
计算机、自动化
土木、建筑、水利
交通运输
轻工业技术
材料科学
电工技术
一般工业技术
环境科学、安全科学
图书馆学、情报学
社会科学
其他
马克思主义、列宁主义、毛泽东思想、邓小平理论
哲学、宗教
社会科学总论
政治、法律
军事
经济
文化、科学、教育、体育
语言、文字
文学
艺术
历史、地理
自然科学总论
数理科学和化学
天文学、地球科学
生物科学
医药、卫生
农业科学
工业技术
交通运输
航空、航天
环境科学、安全科学
综合性图书
自然科学总论
数学、物理、化学、力学
天文学、地球科学
生物科技
医学、药学、卫生
航空航天、军事
农林牧渔
机械、仪表工业
化工、能源
冶金矿业
电子学、通信
计算机、自动化
土木、建筑、水利
交通运输
轻工业技术
材料科学
电工技术
一般工业技术
环境科学、安全科学
图书馆学、情报学
社会科学
其他
自然科学总论
数学、物理、化学、力学
天文学、地球科学
生物科技
医学、药学、卫生
航空航天、军事
农林牧渔
机械、仪表工业
化工、能源
冶金矿业
电子学、通信
计算机、自动化
土木、建筑、水利
交通运输
轻工业技术
电工技术
一般工业技术
环境科学、安全科学
图书馆学、情报学
社会科学
其他
自然科学总论
数学、物理、化学、力学
天文学、地球科学
生物科技
医学、药学、卫生
航空航天、军事
农林牧渔
机械、仪表工业
化工、能源
冶金矿业
电子学、通信
计算机、自动化
土木、建筑、水利
交通运输
轻工业技术
材料科学
电工技术
一般工业技术
环境科学、安全科学
图书馆学、情报学
社会科学
其他
美国国防部AD报告
美国能源部DE报告
美国航空航天局NASA报告
美国商务部PB报告
外军国防科技报告
美国国防部
美国参联会主席指示
美国海军
美国空军
美国陆军
美国海军陆战队
美国国防技术信息中心(DTIC)
美军标
美国航空航天局(NASA)
战略与国际研究中心
美国国土安全数字图书馆
美国科学研究出版社
兰德公司
美国政府问责局
香港科技大学图书馆
美国海军研究生院图书馆
OALIB数据库
在线学术档案数据库
数字空间系统
剑桥大学机构知识库
欧洲核子研究中心机构库
美国密西根大学论文库
美国政府出版局(GPO)
加利福尼亚大学数字图书馆
美国国家学术出版社
美国国防大学出版社
美国能源部文献库
美国国防高级研究计划局
美国陆军协会
美国陆军研究实验室
英国空军
美国国家科学基金会
美国战略与国际研究中心-导弹威胁网
美国科学与国际安全研究所
法国国际关系战略研究院
法国国际关系研究所
国际宇航联合会
美国防务日报
国会研究处
美国海运司令部
北约
盟军快速反应部队
北约浅水行动卓越中心
北约盟军地面部队司令部
北约通信信息局
北约稳定政策卓越中心
美国国会研究服务处
美国国防预算办公室
美国陆军技术手册
一般OA
科技期刊论文
科技会议论文
图书
科技报告
科技专著
标准
其它
美国卫生研究院文献
分子生物学
神经科学
药学
外科
临床神经病学
肿瘤学
细胞生物学
遗传学
公共卫生&环境&职业病
应用微生物学
全科医学
免疫学
动物学
精神病学
兽医学
心血管
放射&核医学&医学影像学
儿科
医学进展
微生物学
护理学
生物学
牙科&口腔外科
毒理学
生理学
医院管理
妇产科学
病理学
生化技术
胃肠&肝脏病学
运动科学
心理学
营养学
血液学
泌尿科学&肾病学
生物医学工程
感染病
生物物理学
矫形
外周血管病
药物化学
皮肤病学
康复学
眼科学
行为科学
呼吸学
进化生物学
老年医学
耳鼻喉科学
发育生物学
寄生虫学
病毒学
医学实验室检查技术
生殖生物学
风湿病学
麻醉学
危重病护理
生物材料
移植
医学情报
其他学科
人类生活必需品
作业;运输
化学;冶金
纺织;造纸
固定建筑物
机械工程;照明;加热;武器;爆破
物理
电学
人类生活必需品
作业;运输
化学;冶金
纺织;造纸
固定建筑物
机械工程;照明;加热;武器;爆破
物理
电学
马克思主义、列宁主义、毛泽东思想、邓小平理论
哲学、宗教
社会科学总论
政治、法律
军事
经济
文化、科学、教育、体育
语言、文字
文学
艺术
历史、地理
自然科学总论
数理科学和化学
天文学、地球科学
生物科学
医药、卫生
农业科学
工业技术
交通运输
航空、航天
环境科学、安全科学
综合性图书
主题
主题
题名
作者
关键词
摘要
高级搜索 >
外文期刊
外文会议
外文学位
外国专利
外文图书
外文OA文献
中文期刊
中文会议
中文学位
中国专利
中文图书
外文科技报告
清除
历史搜索
清空历史
首页
>
外文会议
>
Symposium on VLSI Circuits
Symposium on VLSI Circuits
召开年:
1987
召开地:
Karuizawa(JP)
出版时间:
-
会议文集:
-
会议论文
热门论文
全部论文
全选(
0
)
清除
导出
1.
An 8.5mW 5GS/s 6b flash ADC with dynamic offset calibration in 32nm CMOS SOI
机译:
8.5MW 5GS / S 6B闪存ADC,32nm CMOS SOI具有动态偏移校准
作者:
Chen
;
Vanessa H.-C.
;
Pileggi
;
Lawrence
会议名称:
《Symposium on VLSI Circuits》
|
2013年
2.
A 28GHz hybrid PLL in 32nm SOI CMOS
机译:
32nm SOI CMOS中的28GHz Hybrid PLL
作者:
Ferriss
;
Mark
;
Rylyakov
;
Alexander
;
Ainspan
;
Herschel
;
Tierno
;
Jose
会议名称:
《Symposium on VLSI Circuits》
|
2013年
3.
A 3.6GB/s 1.3mW 400mV 0.051mm2 near-threshold voltage resilient router in 22nm tri-gate CMOS
机译:
32nm三门CMOS中的3.6Gb / s 1.3mW 400mV 0.051mm 2 sup>近阈值电压弹性路由器
作者:
Paul
;
Somnath
;
Abbott
;
Michael
;
Kishinevsky
;
Eugene
;
Aseron
;
Paolo
会议名称:
《Symposium on VLSI Circuits》
|
2013年
4.
A 35mW8 b 8.8 GS/s SAR ADC with low-power capacitive reference buffers in 32nm Digital SOI CMOS
机译:
35MW8 B 8.8 GS / S SAR ADC,带有低功耗电容式参考缓冲缓冲器,32nm数字SOI CMOS
作者:
Kull
;
Lukas
;
Toifl
;
Thomas
;
Schmatz
;
Martin
;
Francese
;
Pier Andrea
会议名称:
《Symposium on VLSI Circuits》
|
2013年
5.
A 0.9V low-power 0.4–6GHz linear SDR receiver in 28nm CMOS
机译:
28nm CMOS中的0.9V低功耗0.4-6GHz线性SDR接收器
作者:
Borremans
;
Jonathan
;
van Liempd
;
Barend
;
Martens
;
Ewout
;
Cha
;
Sungwoo
会议名称:
《Symposium on VLSI Circuits》
|
2013年
6.
A 100-fps fluorescence lifetime imager in standard 0.13-#x00B5;m CMOS
机译:
标准0.13-μmCMOS的100 fps荧光寿命成像器
作者:
Field
;
Ryan M.
;
Shepard
;
K.L.
会议名称:
《Symposium on VLSI Circuits》
|
2013年
7.
A 13-Bit 9GS/s RF DAC-based broadband transmitter in 28nm CMOS
机译:
基于9GS / S RF DAC DAC DAC的宽带发射器28nm CMOS
作者:
Xiao
;
Jianhong
;
Chen
;
Binning
;
Kim
;
Tae Youn
;
Wang
;
Ning-Yi
会议名称:
《Symposium on VLSI Circuits》
|
2013年
关键词:
DAC;
RF DAC;
current-steering;
transmitter;
8.
A 6b 10GS/s TI-SAR ADC with embedded 2-tap FFE/1-tap DFE in 65nm CMOS
机译:
具有65nm CMOS的6B 10GS / S TI-SAR ADC,带有嵌入式2-TAP FFE / 1-TAP DFE
作者:
Tabasy
;
Ehsan Zhian
;
Shafik
;
Ayman
;
Lee
;
Keytaek
;
Hoyos
;
Sebastian
会议名称:
《Symposium on VLSI Circuits》
|
2013年
关键词:
ADC;
ADC-based receiver;
DFE;
FFE;
SAR;
embedded equalization;
time interleaving;
9.
A 66dB SNDR 15MHz BW SAR assisted #x0394;#x03A3; ADC in 22nm tri-gate CMOS
机译:
一个66dB SNDR 15MHz BW SAR辅助ΔΣADC在22nm三门CMOS中
作者:
Lee
;
Chun C.
;
Alpman
;
Erkan
;
Weaver
;
Skyler
;
Lu
;
Cho-Ying
会议名称:
《Symposium on VLSI Circuits》
|
2013年
10.
160GHz pulsed transmitter with packaged antenna array in 65nm CMOS
机译:
160GHz脉冲发射器,带有封装天线阵列,65nm CMOS
作者:
Rentala
;
Vijay
;
Seok
;
Eunyoung
;
Ginsburg
;
Brian
;
Sankaran
;
Swaminathan
会议名称:
《Symposium on VLSI Circuits》
|
2013年
关键词:
CMOS;
mm-wave;
phased-array;
radar;
wireless;
11.
A 70MS/s 69.3dB SNDR 38.2fJ/conversion-step time-based pipelined ADC
机译:
70ms / s 69.3db SNDR 38.2FJ /转换步进时间的流水线ADC
作者:
Oh
;
Taehwan
;
Venkatram
;
Hariprasath
;
Moon
;
Un-Ku
会议名称:
《Symposium on VLSI Circuits》
|
2013年
12.
A 2.8 mW/Gb/s quad-channel 8.5–11.4 Gb/s quasi-digital transceiver in 28 nm CMOS
机译:
2.8 MW / GB / s四通道8.5-11.4 GB / s准数字收发器28 nm CMOS
作者:
Nazemi
;
Ali
;
Maarefi
;
Hassan
;
Catli
;
Burak
;
Ahmadi
;
Mahmoud Reza
会议名称:
《Symposium on VLSI Circuits》
|
2013年
13.
A 0.6V resistance-locked loop embedded digital low dropout regulator in 40nm CMOS with 77 power supply rejection improvement
机译:
40nm CMOS中的0.6V电阻锁定环路嵌入式数字低压丢失调节器,功耗抑制改进77%
作者:
Chiu
;
Chao-Chang
;
Huang
;
Po-Hsien
;
Lin
;
Moris
;
Chen
;
Ke-Horng
会议名称:
《Symposium on VLSI Circuits》
|
2013年
14.
A 0.45–1V fully integrated reconfigurable switched capacitor step-down DC-DC converter with high density MIM capacitor in 22nm tri-gate CMOS
机译:
具有高密度MIM电容的0.45-1V完全集成的可重新配置开关电容降压DC-DC转换器22nm Tri-栅极CMOS中的高密度MIM电容
作者:
Jain
;
Rinkle
;
Geuskens
;
Bibiche
;
Khellah
;
Muhammad
;
Kim
;
Stephen
会议名称:
《Symposium on VLSI Circuits》
|
2013年
15.
A 0.9 pJ/bit, 12.8 GByte/s WideIO memory interface in a 3D-IC NoC-based MPSoC
机译:
基于3D-IC NOC的MPSOC中的0.9 pj / bit,12.8 gbyte / s wideio存储器接口
作者:
Dutoit
;
Denis
;
Bernard
;
Christian
;
Cheramy
;
Severine
;
Clermidy
;
Fabien
会议名称:
《Symposium on VLSI Circuits》
|
2013年
16.
A 4.1mW, 12-bit ENOB, 5MHz BW, VCO-based ADC with on-chip deterministic digital background calibration in 90nm CMOS
机译:
4.1MW,12位ENOB,5MHz BW,基于VCO的ADC,具有片上的IN-CHIMIC CMOS中的芯片确定性数字背景校准
作者:
Rao
;
Sachin
;
Reddy
;
Karthikeyan
;
Young
;
Brian
;
Hanumolu
;
Pavan Kumar
会议名称:
《Symposium on VLSI Circuits》
|
2013年
17.
A 100,000 fps vision sensor with embedded 535GOPS/W 256#x00D7;256 SIMD processor array
机译:
100,000 FPS视觉传感器,带嵌入式535GOPS / W 256×256 SIMD处理器阵列
作者:
Carey
;
Stephen J.
;
Lopich
;
Alexey
;
Barr
;
David R.W.
;
Wang
;
Bin
会议名称:
《Symposium on VLSI Circuits》
|
2013年
18.
A 10 Gb/s 2-IIR-tap DFE receiver with 35 dB loss compensation in 65-nm CMOS
机译:
具有35个DB损耗补偿的10 GB / s 2-IIR-TAP DFE接收器,在65纳米CMOS中
作者:
Elhadidy
;
Osama
;
Palermo
;
Samuel
会议名称:
《Symposium on VLSI Circuits》
|
2013年
关键词:
decision feedback equalizer;
infinite impulse response (IIR) DFE;
receiver;
serial link;
19.
A 1062Mpixels/s 8192#x00D7;4320p High Efficiency Video Coding (H.265) encoder chip
机译:
1062mpixels / s 8192×4320p高效视频编码(H.265)编码器芯片
作者:
Tsai
;
Sung-Fang
;
Li
;
Chung-Te
;
Chen
;
Hsuan-Hung
;
Tsung
;
Pei-Kuei
会议名称:
《Symposium on VLSI Circuits》
|
2013年
关键词:
HEVC;
UHDTV;
high complexity mode decision;
memory hierarchy;
pipeline;
video encoder;
20.
A 400MHz – 1.6GHz fast lock, jitter filtering ADDLL based burst mode memory interface
机译:
400MHz - 1.6GHz快速锁,基于抖动滤波的抖动模式存储器接口
作者:
Hossain
;
Masum
;
Aquil
;
Farrukh
;
Chau
;
Pak
;
Tsang
;
Brian
会议名称:
《Symposium on VLSI Circuits》
|
2013年
21.
A 5.9#x00B5;m-pixel 2D/3D image sensor with background suppression over 100klx
机译:
5.9μm - 像素2D / 3D图像传感器,具有超过100klx的背景抑制
作者:
Cho
;
Jihyun
;
Choi
;
Jaehyuk
;
Kim
;
Seong-Jin
;
Shin
;
Jungsoon
会议名称:
《Symposium on VLSI Circuits》
|
2013年
22.
A 720#x00B5;W 873MHz–1.008GHz injection-locked frequency multiplier with 0.3V supply voltage in 90nm CMOS
机译:
720μW873MHz-1.008GHz注射锁定频率倍增器,90nm CMOS中的0.3V电源电压
作者:
Liu
;
Lechang
;
Ishikawa
;
Keisuke
;
Kuroda
;
Tadahiro
会议名称:
《Symposium on VLSI Circuits》
|
2013年
23.
A 5Gb/s 2.6mW/Gb/s reference-less half-rate PRPLL-based digital CDR
机译:
5GB / s 2.6MW / GB / S基于参考的半速率PRPLL的数字CDR
作者:
Shu
;
Guanghua
;
Saxena
;
Saurabh
;
Choi
;
Woo-Seok
;
Talegaonkar
;
Mrumnay
会议名称:
《Symposium on VLSI Circuits》
|
2013年
24.
820-GHz imaging array using diode-connected NMOS transistors in 130-nm CMOS
机译:
820-GHz成像阵列使用二极管连接的NMOS晶体管在130nm CMOS中
作者:
Kim
;
Dae Yeon
;
Park
;
Shinwoong
;
Han
;
Ruonan
;
O
;
Kenneth K.
会议名称:
《Symposium on VLSI Circuits》
|
2013年
关键词:
CMOS;
THz imager;
detector;
diode-connected NMOS transistor;
25.
A 2.1 mW 11b 410 MS/s dynamic pipelined SAR ADC with background calibration in 28nm digital CMOS
机译:
2.1 MW 11B 410 MS / S动态流水线SAR ADC,具有28nm数字CMOS的背景校准
作者:
Verbruggen
;
Bob
;
Iriguchi
;
Masao
;
de la Guia Solaz
;
Manuel
;
Glorieux
;
Guy
会议名称:
《Symposium on VLSI Circuits》
|
2013年
关键词:
calibration;
pipelined SAR;
26.
A 75.9dB-SNDR 2.96mW 29fJ/conv-step ringamp-only pipelined ADC
机译:
A 75.9DB-SNDR 2.96MW 29FJ / CUNC步骤旋转流动管道ADC
作者:
Hershberg
;
Benjamin
;
Moon
;
Un-Ku
会议名称:
《Symposium on VLSI Circuits》
|
2013年
27.
2.6GHz ultra-wide voltage range energy efficient dual A9 in 28nm UTBB FD-SOI
机译:
2.6GHz超宽电压范围节能双A9 28NM UTBB FD-SOI
作者:
Jacquet
;
D.
;
Cesana
;
G.
;
Flatresse
;
P.
;
Arnaud
;
F.
会议名称:
《Symposium on VLSI Circuits》
|
2013年
28.
A 10V fully-integrated bidirectional SC ladder converter in 0.13#x00B5;m CMOS using nested-bootstrapped switch cells
机译:
使用嵌套自动启动开关单元的0.13μmCMOS的10V全集成双向SC梯形转换器
作者:
Dougherty
;
Christopher M.
;
Xue
;
Lin
;
Pulskamp
;
Jeffrey
;
Bedair
;
Sarah
会议名称:
《Symposium on VLSI Circuits》
|
2013年
关键词:
CMOS;
DC-DC converter;
high-voltage driver;
29.
A 5.4GS/s 12b 500mW pipeline ADC in 28nm CMOS
机译:
28nm CMOS中的5.4gs / s 12b 500mw管道ADC
作者:
Wu
;
Jiangfeng
;
Chou
;
Acer
;
Yang
;
Cheng-Hsun
;
Ding
;
Yen
会议名称:
《Symposium on VLSI Circuits》
|
2013年
30.
A 12Gb/s 0.92mW/Gb/s forwarded clock receiver based on ILO with 60MHz jitter tracking bandwidth variation using duty cycle adjuster in 65nm CMOS
机译:
基于ILO的12GB / S 0.92MW / GB / S转发时钟接收器,具有60MHz抖动跟踪带宽在65nm CMOS中使用占空比调节器的带宽变化
作者:
Young-Ju
;
Kim
;
Lee-Sup
会议名称:
《Symposium on VLSI Circuits》
|
2013年
关键词:
Forwarded clock architecture;
duty cycle adjuster;
injection-locked oscillator;
receiver;
31.
A 10-Bit 800-MHz 19-mW CMOS ADC
机译:
10位800-MHz 19-MW CMOS ADC
作者:
Chiang
;
Shiuh-hua Wood
;
Sun
;
Hyuk
;
Razavi
;
Behzad
会议名称:
《Symposium on VLSI Circuits》
|
2013年
32.
Covers
机译:
盖子
会议名称:
《Symposium on VLSI Circuits》
|
2013年
33.
A 2.9mW, +/amp;#x2212; 85ppm accuracy reference clock generator based on RC oscillator with on-chip temperature calibration
机译:
2.9mW,+ /− 85ppm精度参考时钟发生器,基于RC振荡器的片上温度校准
作者:
Satoh Yuji
;
Kobayashi Hiroyuki
;
Miyaba Takeshi
;
Kousai Shouhei
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Calibration;
Heating;
Metals;
Oscillators;
System-on-chip;
Temperature dependence;
Temperature measurement;
34.
A 500 MHz, 68 efficient, fully on-die digitally controlled buck Voltage Regulator on 22nm Tri-Gate CMOS
机译:
500 MHz,68%的高效,完全导在22nm三栅极CMOS上的模具数码控制的降压稳压器
作者:
Krishnamurthy Harish K.
;
Vaidya Vaibhav A.
;
Kumar Pavan
;
Matthew George E.
;
Weng Sheldon
;
Thiruvengadam Bharani
;
Proefrock Wayne
;
Ravichandran Krishnan
;
De Vivek
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Bandwidth;
Control systems;
Delays;
Frequency control;
Inductors;
Pulse width modulation;
Voltage control;
35.
A 4Kamp;#x00D7;2K@60fps multi-standard TV SoC processor with integrated HDMI/MHL receiver
机译:
4K× 2K @ 60FPS多标准电视SOC处理器,具有集成的HDMI / MHL接收器
作者:
Chi-Cheng Ju
;
Tsu-Ming Liu
;
Huaide Wang
;
Yung-Chang Chang
;
Chih-Ming Wang
;
Chang-Lin Hsieh
;
Brian Liu
;
Hue-Min Lin
;
Chia-Yun Cheng
;
Chun-Chia Chen
;
Min-Hao Chiu
;
Sheng-Jen Wang
;
Ping Chao
;
Hu MJ
;
Yeh Ryan
;
Chuang Ted
;
Hsiu-Yi Lin
;
Chung-Hung Tsai
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Decoding;
Error compensation;
Receivers;
Standards;
Streaming media;
System-on-chip;
TV;
36.
A 512-kb 1-GHz 28-nm partially write-assisted dual-port SRAM with self-adjustable negative bias bitline
机译:
一个512-KB 1-GHz 28-NM部分写入辅助双端口SRAM,具有自调节负极偏置位线
作者:
Tanaka Shinji
;
Ishii Yuichiro
;
Yabuuchi Makoto
;
Sano Toshiaki
;
Tanaka Koji
;
Tsukamoto Yasumasa
;
Nii Koji
;
Sato Hirotoshi
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Arrays;
Capacitance;
Random access memory;
System-on-chip;
Very large scale integration;
Voltage measurement;
Writing;
28-nm;
SRAM;
Vmin;
Write-assist;
dual-port;
37.
A power-harvesting pad-less mm-sized 24/60GHz passive radio with on-chip antennas
机译:
带有片上天线的电源收集垫更小的MM大小的24 / 60GHz被动式无线电
作者:
Tabesh Maryam
;
Rangwala Mustafa
;
Niknejad Ali M.
;
Arbabian Amin
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Antenna measurements;
Antennas;
Semiconductor device measurement;
Timing;
Transponders;
Wireless communication;
Wireless sensor networks;
38.
A local EM-analysis attack resistant cryptographic engine with fully-digital oscillator-based tamper-access sensor
机译:
本地EM分析攻击具有全数字振荡器的防篡改传感器的抗性加密发动机
作者:
Miura Noriyuki
;
Fujimoto Daisuke
;
Tanaka Daichi
;
Hayashi Yu-ichi
;
Homma Naofumi
;
Aoki Takafumi
;
Nagata Makoto
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Abstracts;
Coils;
Encryption;
Engines;
Photonic band gap;
Semiconductor device measurement;
39.
An 11.5-ENOB 100-MS/s 8mW dual-reference SAR ADC in 28nm CMOS
机译:
在28nm CMOS中,11.5-ENOB 100-MS / S 8MW双参考SAR ADC
作者:
Inerfield Michael
;
Kamath Abhishek
;
Feng Su
;
Hu Jason
;
Xinyu Yu
;
Fong Victor
;
Alnaggar Omar
;
Fang Lin
;
Kwan Tom
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Arrays;
CMOS integrated circuits;
Calibration;
Capacitance;
Capacitors;
Noise;
Switches;
ADC;
SAR;
40.
A 0.4V 2.02fJ/conversion-step 10-bit hybrid SAR ADC with time-domain quantizer in 90nm CMOS
机译:
一个0.4V 2.02FJ /转换 - 步骤10位混合SAR ADC,具有90nm CMOS中的时域量化器
作者:
Yan-Jiun Chen
;
Hsieh Chih-Cheng
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
CMOS integrated circuits;
Delays;
Frequency measurement;
Noise;
Redundancy;
Time-domain analysis;
Voltage control;
SAR ADC;
low power;
time domain;
41.
A peripheral switchable 3D stacked CMOS image sensor
机译:
外围可切换3D堆叠CMOS图像传感器
作者:
Liu Charles Chih-Min
;
Chin-Hao Chang
;
Hon-Yih Tu
;
Chao Calvin Yi-Ping
;
Fu-Lung Hsueh
;
Szu-Ying Chen
;
Hsu Vincent
;
Jen-Cheng Liu
;
Dun-Nien Yaung
;
Shou-Gwo Wuu
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Abstracts;
Arrays;
CMOS integrated circuits;
Heating;
Inverters;
Phase frequency detector;
System-on-chip;
42.
340mVamp;#x2013;1.1V, 289Gbps/W, 2090-gate NanoAES hardware accelerator with area-optimized encrypt/decrypt GF(2sup4/sup)sup2/sup polynomials in 22nm tri-gate CMOS
机译:
1.1V,289Gbps / W,2090栅极纳米纳米硬件加速器,面积优化的加密/解密GF(2 4 sup>) 2 sup>多项式在22nm tri-gate CMOS.
作者:
Mathew Sanu
;
Satpathy Sudhir
;
Suresh Vikram
;
Kaul Himanshu
;
Anders Mark
;
Chen Greg
;
Agarwal Amit
;
Hsu Steven
;
Krishnamurthy Ram
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Abstracts;
Area measurement;
Ciphers;
Energy measurement;
IP networks;
Logic gates;
43.
A 110mW, 0.04mmsup2/sup, 11GS/s 9-bit interleaved DAC in 28nm FDSOI with amp;#x003E;50dB SFDR across Nyquist
机译:
110mW,0.04mm 2 sup>,11gs / s 9位交错的DAc在28nm fdsoi,> 50db sfdr横跨奈奎斯特
作者:
Olieman Erik
;
Annema Anne-Johan
;
Nauta Bram
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
CMOS integrated circuits;
Clocks;
Multiplexing;
Switches;
Timing;
Transistors;
Very large scale integration;
DAC;
FDSOI;
interleaving;
quad-switching;
44.
A 94GHz duobinary keying wireless transceiver in 65nm CMOS
机译:
65nm CMOS中的94GHz Duobinary键控无线收发器
作者:
Yu-Lun Chen
;
Kao Chiro
;
Pen-Jui Peng
;
Lee Jri
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Attenuators;
Bandwidth;
Bit error rate;
CMOS integrated circuits;
Modulation;
Transceivers;
Wireless communication;
45.
A 0.7V resistive sensor with temperature/voltage detection function in 16nm FinFET technologies
机译:
0.7V电阻传感器,具有16nm FinFET技术的温度/电压检测功能
作者:
Horng Jaw-Juinn
;
Szu-Lin Liu
;
Kundu Amit
;
Chin-Ho Chang
;
Chung-Hui Chen
;
Chiang Herman
;
Yung-Chow Peng
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Calibration;
Clocks;
Metals;
Resistors;
Temperature measurement;
Temperature sensors;
Voltage measurement;
46.
A 70 dB SNDR 200 MS/s 2.3 mW dynamic pipelined SAR ADC in 28nm digital CMOS
机译:
70 dB SNDR 200 MS / S 2.3 MW动态流水线SAR ADC IN 28nm Digital CMOS
作者:
Verbruggen Bob
;
Deguchi Kazuaki
;
Malki Badr
;
Craninckx Jan
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
CMOS integrated circuits;
Calibration;
Capacitors;
Frequency measurement;
Gain;
Noise;
Switches;
47.
A 0.8V, 560fJ/bit, 14Gb/s injection-locked receiver with input duty-cycle distortion tolerable edge-rotating 5/4X sub-rate CDR in 65nm CMOS
机译:
具有输入占空比失真的0.8V,560FJ /位,14GB / S注射锁定接收器可容忍65nm CMOS中的距离旋转5 / 4X子速率CDR
作者:
Hao Li
;
Shuai Chen
;
Liqiong Yang
;
Rui Bai
;
Weiwu Hu
;
Zhong Freeman Y.
;
Palermo Samuel
;
Chiang Patrick Yin
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Bandwidth;
Bit error rate;
CMOS integrated circuits;
Clocks;
Jitter;
Receivers;
Shift registers;
forwarded-clock receiver;
injection-locking;
48.
A quad-channel 112amp;#x2013;128 Gb/s coherent transmitter in 40 nm CMOS
机译:
四通道112– 128 gb / s连贯的发射器,在40 nm cmos中
作者:
Garg Adesh
;
Singh Ullas
;
Huang Nick
;
Wong Wayne
;
Bin Liu
;
Zhi Huang
;
Momtaz Afshin
;
Jun Cao
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
CMOS integrated circuits;
Clocks;
Jitter;
Optical transmitters;
Phase locked loops;
Synchronization;
49.
A 12b 160MS/s synchronous two-step SAR ADC achieving 20.7fJ/step FoM with opportunistic digital background calibration
机译:
具有机会数字背景校准的12B 160ms / s同步两步SAR ADC实现20.7FJ /步骤FOM
作者:
Yuan Zhou
;
Benwei Xu
;
Yun Chiu
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
CMOS integrated circuits;
Calibration;
Capacitance;
Clocks;
Detectors;
Prototypes;
Time-domain analysis;
50.
A 3.7mW 3MHz bandwidth 4.5GHz digital fractional-N PLL with amp;#x2212;106dBc/Hz In-band noise using time amplifier based TDC
机译:
3.7MW 3MHz带宽4.5GHz数字分数-N PLL,使用基于时间放大器的TDC使用时间放大器的106dBc / Hz带内噪声
作者:
Elkholy Ahmed
;
Anand Tejasvi
;
Woo-Seok Choi
;
Elshazly Amr
;
Hanumolu Pavan Kumar
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Frequency measurement;
Jitter;
Phase frequency detector;
Phase locked loops;
Phase noise;
Quantization (signal);
51.
An implantable continuous glucose monitoring microsystem in 0.18amp;#x00B5;m CMOS
机译:
0.18µ m cmos的植入连续葡萄糖监测微系统
作者:
Nazari Meisam Honarvar
;
Mujeeb-U-Rahman Muhammad
;
Scherer Axel
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Abstracts;
Frequency conversion;
Frequency modulation;
Implants;
Sugar;
Switches;
System-on-chip;
52.
A 23mW, 73dB dynamic range, 80MHz BW continuous-time delta-sigma modulator in 20nm CMOS
机译:
23MW,73dB动态范围,80MHz BW连续时间Δ-Sigma调制在20nm CMOS中
作者:
Ho Stacy
;
Chi-Lun Lo
;
Zhiyu Ru
;
Jialin Zhao
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
CMOS integrated circuits;
Clocks;
Computed tomography;
Delays;
Dynamic range;
Logic gates;
Modulation;
53.
2supnd/sup generation embedded DRAM with 4X lower self refresh power in 22nm Tri-Gate CMOS technology
机译:
2 nd sup> 22nm三门CMOS技术中具有4x较低的自刷新功率的嵌入式DRAM
作者:
Meterelliyoz Mesut
;
Al-amoody Fuad H.
;
Arslan Umut
;
Hamzaoglu Fatih
;
Hood Luke
;
Lal Manoj
;
Miller Jeffrey L.
;
Ramasundar Anand
;
Soltman Dan
;
Wan Ifar
;
Wang Yih
;
Zhang Kevin
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Abstracts;
CMOS integrated circuits;
CMOS technology;
Clocks;
Optimization;
Random access memory;
Synchronization;
54.
A 75dB DR 50MHz BW 3suprd/sup order CT-amp;#x0394;amp;#x03A3; modulator using VCO-based integrators
机译:
A 75dB DR 50MHz BW 3
RD SUP>订单CT - ΔΣ使用基于VCO的集成商的调制器
作者:
Young Brian
;
Reddy Karthik
;
Rao Sachin
;
Elshazly Amr
;
Anand Tejasvi
;
Hanumolu Pavan Kumar
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Bandwidth;
CMOS integrated circuits;
Delays;
Modulation;
Signal to noise ratio;
Voltage-controlled oscillators;
55.
Energy-recycling integrated 6.78-Mbps data 6.3-mW power telemetry over a single 13.56-MHz inductive link
机译:
能源回收集成6.78-MBPS数据6.3-MW功率遥控器,通过单个13.56-MHz电感链接
作者:
Sohmyung Ha
;
Chul Kim
;
Jongkil Park
;
Joshi Siddharth
;
Cauwenberghs Gert
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Integrated circuits;
Modulation;
Phase locked loops;
Rectifiers;
Synchronization;
Telemetry;
56.
A 48 fJ/CS, 74 dB SNDR, 87 dB SFDR, 85 dB THD, 30 MS/s pipelined ADC using hybrid dynamic amplifier
机译:
48 FJ / CS,74 DB SNDR,87 DB SFDR,85 dB THD,使用混合动态放大器的30 MS / S流水线ADC
作者:
Venkatram Hariprasath
;
Oh Taehwan
;
Sobue Kazuki
;
Hamashita Koichi
;
Moon Un-Ku
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Accuracy;
Bandwidth;
Gain;
Hybrid power systems;
Pipelines;
Power demand;
Prototypes;
57.
A 4.68Gb/s belief propagation polar decoder with bit-splitting register file
机译:
一个4.68GB / s信仰传播极性解码器,具有位分割寄存器文件
作者:
Youn Sung Park
;
Yaoyu Tao
;
Shuanghong Sun
;
Zhengya Zhang
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
AWGN;
Abstracts;
Decoding;
Registers;
Routing;
Schedules;
Semiconductor device measurement;
58.
A 97.3 dB SNR, 600 kHz BW, 31mW multibit continuous time amp;#x0394;amp;#x03A3; ADC
机译:
A 97.3 DB SNR,600 kHz BW,31MW多点连续时间ΔΣ ADC
作者:
Bandyopadhyay Abhishek
;
Adams Robert
;
Khiem Nguyen
;
Baginski Paul
;
Lamb David
;
Tansley Thomas
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Bandwidth;
Clocks;
Signal to noise ratio;
Split gate flash memory cells;
Switches;
Topology;
59.
A 4.25GHzamp;#x2013;4.75GHz calibration-free fractional-N ring PLL using hybrid phase/current-mode phase interpolator with 13.2dB phase noise improvement
机译:
4.25GHz– 4.75GHz使用杂交相位/电流模式相位插入器的无齿性分数-N环PLL,具有13.2dB相位噪声改善
作者:
Nandwana Romesh Kumar
;
Anand Tejasvi
;
Saxena Saurabh
;
Seong-Joong Kim
;
Talegaonkar Mrunmay
;
Elkholy Ahmed
;
Woo-Seok Choi
;
Elshazly Amr
;
Hanumolu Pavan Kumar
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Clocks;
Detectors;
Jitter;
Phase locked loops;
Phase noise;
Voltage-controlled oscillators;
60.
A 3.7M-pixel 1300-fps CMOS image sensor with 5.0G-pixel/s high-speed readout circuit
机译:
具有5.0G型像素/秒的高速读出电路的3.7M像素1300-FPS CMOS图像传感器
作者:
Okura Shunsuke
;
Nishikido Osamu
;
Sadanaga Yusuke
;
Kosaka Yasuhiro
;
Araki Norihiko
;
Ueda Kazuhiro
;
Tachibana Masanori
;
Morishita Fukashi
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Arrays;
Digital circuits;
Image sensors;
Interference;
Noise;
Radiation detectors;
Reflective binary codes;
61.
A 12-bit hybrid DAC with 8GS/s unrolled pipeline delta-sigma modulator achieving amp;#x003E;75dB SFDR over 500MHz in 65nm CMOS
机译:
一个12位混合DAC,带8GS / S展开的管道Delta-Sigma调制器实现> 75dB SFDR在65nm CMOS中超过500MHz
作者:
Shiyu Su
;
Tu-I Tsai
;
Sharma Praveen
;
Chen Mike Shuo-Wei
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
CMOS integrated circuits;
Clocks;
Computer architecture;
Frequency measurement;
Linearity;
Microprocessors;
Modulation;
calibration;
current steering DAC;
hybrid;
62.
A 40-Gb/s serial link transceiver in 28-nm CMOS technology
机译:
28-NM CMOS技术的40 GB / S串行链路收发器
作者:
E-Hung Chen
;
Hossain Masum
;
Leibowitz Brian
;
Navid Reza
;
Jihong Ren
;
Chou Adam
;
Daly Barry
;
Aleksic Marko
;
Su Bruce
;
Li Simon
;
Shirasgaonkar Makarand
;
Heaton Fred
;
Zerbe Jared
;
Eble John
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
CMOS integrated circuits;
Decision feedback equalizers;
Electrostatic discharges;
Phase locked loops;
Receivers;
Transceivers;
63.
A 12-bit 210-MS/s 5.3-mW pipelined-SAR ADC with a passive residue transfer technique
机译:
具有被动残留物转移技术的12位210-MS / S 5.3-MW流水线-SAR ADC
作者:
Chin-Yu Lin
;
Tai-Cheng Lee
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Arrays;
CMOS integrated circuits;
CMOS technology;
Calibration;
Capacitors;
Noise;
Very large scale integration;
64.
Application-aware solid-state drives (SSDs) with adaptive coding
机译:
具有自适应编码的应用程序感知固态驱动器(SSD)
作者:
Tanakamaru Shuhei
;
Kitamura Yuta
;
Yamazaki Senju
;
Tokutomi Tsukasa
;
Takeuchi Ken
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Abstracts;
Bit error rate;
Ear;
Encoding;
Reliability engineering;
Very large scale integration;
65.
Low power battery supervisory circuit with adaptive battery health monitor
机译:
具有自适应电池健康监视器的低功耗电池监控电路
作者:
Lee Inhee
;
Yoonmyung Lee
;
Sylvester Dennis
;
Blaauw David
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Batteries;
Battery charge measurement;
Delays;
Generators;
Monitoring;
Temperature measurement;
Threshold voltage;
66.
320amp;#x00D7;240 oversampled digital single photon counting image sensor
机译:
320× 240过采样数字单光子计数图像传感器
作者:
Dutton Neale A.W.
;
Parmesan Luca
;
Holmes Andrew J.
;
Grant Lindsay A.
;
Henderson Robert K.
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Abstracts;
CMOS integrated circuits;
CMOS technology;
Gain measurement;
Image resolution;
Image sensors;
Random access memory;
CMOS;
Image Sensor;
Oversampling;
SPAD;
Single Photon Counting;
67.
An 18 b 5 MS/s SAR ADC with 100.2 dB dynamic range
机译:
18 B 5 MS / S SAR ADC,具有100.2 dB动态范围
作者:
Bannon Alan
;
Hurrell Christopher Peter
;
Hummerston Derek
;
Lyden Colin
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Bandwidth;
CMOS integrated circuits;
Capacitors;
Dynamic range;
Floors;
Signal to noise ratio;
ADC;
SAR;
residue amplifier;
68.
An N-path filter enhanced low phase noise ring VCO
机译:
N-Path滤波器增强低相位噪声环VCO
作者:
Chunyang Zhai
;
Fredenburg Jeffrey
;
Bell John
;
Flynn Michael P.
会议名称:
《Symposium on VLSI Circuits》
|
2014年
关键词:
Band-pass filters;
Noise measurement;
Phase noise;
Resonator filters;
Ring oscillators;
Tuning;
69.
A 0.66e?
rms
temporal-readout-noise 3D-stacked CMOS image sensor with conditional correlated multiple sampling (CCMS) technique
机译:
一个0.66e ? sup>
rms inf>时间读出噪声3D堆叠的CMOS图像传感器,条件相关的多样化多样化(CCMS)技术
作者:
Shang-Fu Yeh
;
Kuo-Yu Chou
;
Hon-Yih Tu
;
Chao Calvin Yi-Ping
;
Fu-Lung Hsueh
会议名称:
《Symposium on VLSI Circuits》
|
2015年
70.
A 0.4–1.6GHz spur-free bang-bang digital PLL in 65nm with a D-flip-flop based frequency subtractor circuit
机译:
65NM的无D-vip-Flop基于频率减法器电路
作者:
Bongjin Kim
;
Kundu Somnath
;
Kim Chris H.
会议名称:
《Symposium on VLSI Circuits》
|
2015年
71.
A 1Gb/s energy efficient triple-channel UWB-based cognitive radio
机译:
基于1GB / S节能三通道UWB的认知无线电
作者:
Nam-Seog Kim
;
Rabaey Jan M.
会议名称:
《Symposium on VLSI Circuits》
|
2015年
72.
A fully integrated CMOS fluorescence biosensor with on-chip nanophotonic filter
机译:
具有片上纳米光电过滤器的完全集成的CMOS荧光生物传感器
作者:
Lingyu Hong
;
McManus Simon
;
Haw Yang
;
Sengupta Kaushik
会议名称:
《Symposium on VLSI Circuits》
|
2015年
73.
A 54mW 1.2GS/s 71.5dB SNDR 50MHz BW VCO-based CT ΔΣ ADC using dual phase/frequency feedback in 65nm CMOS
机译:
基于54MW 1.2gs / s 71.5dB SNDR 50MHz BW VCO的CTΔςADC,使用65nm CMOS中的双相/频率反馈
作者:
Reddy Karthikeyan
;
Dey Siladitya
;
Rao Sachin
;
Young Brian
;
Prabha Praveen
;
Hanumolu Pavan Kumar
会议名称:
《Symposium on VLSI Circuits》
|
2015年
74.
A fully-integrated 40-phase flying-capacitance-dithered switched-capacitor voltage regulator with 6mV output ripple
机译:
具有6MV输出纹波的全集成的40相飞电容抖动开关电容器电压调节器
作者:
Suyoung Bang
;
Jae-sun Seo
;
Inhee Lee
;
Seokhyeon Jeong
;
Pinckney Nathaniel
;
Blaauw David
;
Sylvester Dennis
;
Leland Chang
会议名称:
《Symposium on VLSI Circuits》
|
2015年
75.
A 450-fs jitter PVT-robust fractional-resolution injection-locked clock multiplier using a DLL-based calibrator with replica-delay-cells
机译:
一个450-FS抖动PVT - 鲁棒的分数分辨率注射锁定时钟乘法器使用具有副本延迟单元的DLL的校准器
作者:
Mina Kim
;
Seojin Choi
;
Jaehyouk Choi
会议名称:
《Symposium on VLSI Circuits》
|
2015年
76.
A 12-bit 200-MS/s 3.4-mW CMOS ADC with 0.85-V supply
机译:
具有0.85V电源的12位200 MS / S 3.4-MW CMOS ADC
作者:
Mathew Joseph Palackal
;
Long Kong
;
Razavi Behzad
会议名称:
《Symposium on VLSI Circuits》
|
2015年
77.
A 40-Gb/s 9.2-mW CMOS equalizer
机译:
40 GB / s 9.2-MW CMOS均衡器
作者:
Manian Abishek
;
Razavi Behzad
会议名称:
《Symposium on VLSI Circuits》
|
2015年
78.
A 0.7 V 256 μW ΔΣ modulator with passive RC integrators achieving 76 dB DR in 2 MHz BW
机译:
具有0.7V256μWΔΣ调制器,具有无源RC集成器,实现2 MHz BW的76 dB DR
作者:
de Melo Joao L. A.
;
Goes Joao
;
Paulino Nuno
会议名称:
《Symposium on VLSI Circuits》
|
2015年
79.
A 1.2–5Gb/s 1.4–2pJ/b serial link in 22nm CMOS with a direct data-sequencing blind oversampling CDR
机译:
1.2-5GB / s 1.4-2PJ / B串行链路在22nm CMOS中,具有直接数据测序盲目过采样CDR
作者:
Shekhar Sudip
;
Inti Rajesh
;
Jaussi James
;
Tzu-Chien Hsueh
;
Casper Bryan
会议名称:
《Symposium on VLSI Circuits》
|
2015年
80.
A 23mW face recognition accelerator in 40nm CMOS with mostly-read 5T memory
机译:
40nm CMOS中的23MW面部识别加速器,主要读取5T内存
作者:
Dongsuk Jeon
;
Qing Dong
;
Yejoong Kim
;
Xiaolong Wang
;
Shuai Chen
;
Hao Yu
;
Blaauw David
;
Sylvester Dennis
会议名称:
《Symposium on VLSI Circuits》
|
2015年
81.
A fully integrated IEEE 802.15.7 visible light communication transmitter with on-chip 8-W 85 efficiency boost LED driver
机译:
完全集成的IEEE 802.15.7可见光通信发射器,片上8-W 85%效率升压LED驱动器
作者:
Hussain Babar
;
Fengyu Che
;
Feng Zhang
;
Tak Sang Yim
;
Lin Cheng
;
Wing-Hung Ki
;
Yue C. Patrick
;
Liang Wu
会议名称:
《Symposium on VLSI Circuits》
|
2015年
82.
A 9.35-ENOB, 14.8 fJ/conv.-step fully-passive noise-shaping SAR ADC
机译:
一个9.35-eNOB,14.8 FJ / CONV.- Step完全被动噪声整形SAR ADC
作者:
Zhijie Chen
;
Miyahara Masaya
;
Matsuzawa Akira
会议名称:
《Symposium on VLSI Circuits》
|
2015年
关键词:
Charge redistribution;
SAR ADC;
noise shaping;
83.
A 144MHz integrated resonant regulating rectifier with hybrid pulse modulation
机译:
具有混合脉冲调制的144MHz集成谐振调节整流器
作者:
Chul Kim
;
Sohmyung Ha
;
Jiwoong Park
;
Akinin Abraham
;
Mercier Patrick P.
;
Cauwenberghs Gert
会议名称:
《Symposium on VLSI Circuits》
|
2015年
84.
A 60Gb/s 173mW receiver frontend in 65nm CMOS technology
机译:
65nm CMOS技术中60GB / s 173MW接收器前端
作者:
Jaeduk Han
;
Yue Lu
;
Sutardja Nicholas
;
Kwangmo Jung
;
Alon Elad
会议名称:
《Symposium on VLSI Circuits》
|
2015年
85.
A 25GS/s 6b TI binary search ADC with soft-decision selection in 65nm CMOS
机译:
一个25gs / s 6b ti二进制搜索ADC,在65nm CMOS中具有软判决选择
作者:
Shengchang Cai
;
Tabasy Ehsan Zhian
;
Shafik Ayman
;
Kiran Shiva
;
Hoyos Sebastian
;
Palermo Samuel
会议名称:
《Symposium on VLSI Circuits》
|
2015年
关键词:
ADC;
binary search;
soft-decision selection;
time interleaving;
86.
A 16-core voltage-stacked system with an integrated switched-capacitor DC-DC converter
机译:
具有集成开关电容DC-DC转换器的16芯电压堆叠系统
作者:
Sae Kyu Lee
;
Tao Tong
;
Xuan Zhang
;
Brooks David
;
Gu-Yeon Wei
会议名称:
《Symposium on VLSI Circuits》
|
2015年
87.
A 0.5-degree error 10mW CMOS image sensor-based gaze estimation processor with logarithmic processing
机译:
基于0.5度误差10MW CMOS图像传感器的凝视估计处理器,具有对数处理
作者:
Kyeongryeol Bong
;
Injoon Hong
;
Gyeonghoon Kim
;
Hoi-Jun Yoo
会议名称:
《Symposium on VLSI Circuits》
|
2015年
88.
A 10.6mm3 fully-integrated, wireless sensor node with 8GHz UWB transmitter
机译:
10.6mm 3 sup>全集成的无线传感器节点,带8GHz UWB发射器
作者:
Hyeongseok Kim
;
Gyouho Kim
;
Yoonmyung Lee
;
Zhiyoong Foo
;
Sylvester Dennis
;
Blaauw David
;
Wentzloff David
会议名称:
《Symposium on VLSI Circuits》
|
2015年
89.
A reconfigurable sense amplifier with 3X offset reduction in 28nm FDSOI CMOS
机译:
一个可重构的读出放大器,28nm FDSOI CMOS中具有3x偏移量减少
作者:
Khayatzadeh Mahmood
;
Frustaci Fabio
;
Blaauw David
;
Sylvester Dennis
;
Alioto Massimo
会议名称:
《Symposium on VLSI Circuits》
|
2015年
90.
A 12b 70MS/s SAR ADC with digital startup calibration in 14nm CMOS
机译:
具有14nm CMOS中的数字启动校准的12B 70ms / s SAR ADC
作者:
Lee Chun C.
;
Cho-Ying Lu
;
Narayanaswamy Ramya
;
Rizk Jad B.
会议名称:
《Symposium on VLSI Circuits》
|
2015年
91.
A 19.6-Gbps CMOS optical receiver with local feedback IIR DFE
机译:
带有本地反馈IIR DFE的19.6-Gbps CMOS光接收器
作者:
Sharif-Bakhtiar Alireza
;
Carusone Anthony Chan
会议名称:
《Symposium on VLSI Circuits》
|
2015年
92.
A RISC-V vector processor with tightly-integrated switched-capacitor DC-DC converters in 28nm FDSOI
机译:
带有紧密集成的开关电容DC-DC转换器的RISC-V矢量处理器,28nm FDSOI
作者:
Zimmer Brian
;
Yunsup Lee
;
Puggelli Alberto
;
Kwak Jaehwa
;
Jevtic Ruzica
;
Keller Ben
;
Bailey Stevo
;
Blagojevic Milovan
;
Pi-Feng Chiu
;
Hanh-Phuc Le
;
Po-Hung Chen
;
Sutardja Nicholas
;
Avizienis Rimas
;
Waterman Andrew
;
Richards Brian
;
Flatresse Philippe
;
Alon Elad
;
Asanovic Krste
;
Nikolic Borivoje
会议名称:
《Symposium on VLSI Circuits》
|
2015年
93.
A 13-ENOB, 5 MHz BW, 3.16 mW multi-bit continuous-time ΔΣ ADC in 28 nm CMOS with excess-loop-delay compensation embedded in SAR quantizer
机译:
13-ENOB,5 MHz BW,3.16 MW多位连续时间ΔΣADC在28 nm CMOS中,具有嵌入SAR Quantuer中的过量环延迟补偿
作者:
Guowen Wei
;
Shettigar Pradeep
;
Feng Su
;
Xinyu Yu
;
Kwan Tom
会议名称:
《Symposium on VLSI Circuits》
|
2015年
94.
A battery-connected 24-ratio switched capacitor PMIC achieving 95.5-efficiency
机译:
电池连接的24比率开关电容器PMIC实现了95.5%的效率
作者:
Salem Loai G.
;
Mercier Patrick P.
会议名称:
《Symposium on VLSI Circuits》
|
2015年
95.
Low-voltage metal-fuse technology featuring a 1.6V-programmable 1T1R bit cell with an integrated 1V charge pump in 22nm tri-gate process
机译:
低压金属保险丝技术,具有1.6V可编程的1T1R位单元,具有22nm三栅极工艺中的集成1V电荷泵
作者:
Kulkarni S.H.
;
Chen Z.
;
Srinivasan B.
;
Pedersen B.
;
Bhattacharya U.
;
Zhang K.
会议名称:
《Symposium on VLSI Circuits》
|
2015年
关键词:
High-density OTP-ROM;
low-voltage metal fuse;
96.
A 16-channel wireless neural interfacing SoC with RF-powered energy-replenishing adiabatic stimulation
机译:
具有RF动力的能量补充绝热刺激的16通道无线神经界面SOC
作者:
Ha S.
;
Akinin A.
;
Park J.
;
Kim C.
;
Wang H.
;
Maier C.
;
Cauwenberghs G.
;
Mercier P.P.
会议名称:
《Symposium on VLSI Circuits》
|
2015年
97.
A configurable TCAM/BCAM/SRAM using 28nm push-rule 6T bit cell
机译:
使用28nm推送规则6t位单元格的可配置TCAM / BCAM / SRAM
作者:
Jeloka Supreet
;
Akesh Naveen
;
Sylvester Dennis
;
Blaauw David
会议名称:
《Symposium on VLSI Circuits》
|
2015年
98.
15 dB Conversion gain, 20 MHz carrier frequency AM receiver in flexible a-IGZO TFT technology with textile antennas
机译:
15 DB转换增益,20 MHz载波频率AM接收器,柔性A-IGZO TFT技术与纺织天线
作者:
Ishida K.
;
Shabanpour R.
;
Meister T.
;
Boroujeni B.K.
;
Carta C.
;
Petti L.
;
Munzenrieder N.
;
Salvatore G.A.
;
Troster G.
;
Ellinger F.
会议名称:
《Symposium on VLSI Circuits》
|
2015年
99.
1.8 Mbit/mm2 ternary-CAM macro with 484 ps search access time in 16 nm Fin-FET bulk CMOS technology
机译:
1.8 Mbit / mm 2 sup>三元凸轮宏,具有484 ps搜索访问时间16 nm fin-fet散装CMOS技术
作者:
Tsukamoto Yasumasa
;
Morimoto Masao
;
Yabuuchi Makoto
;
Tanaka Miki
;
Nii Koji
会议名称:
《Symposium on VLSI Circuits》
|
2015年
关键词:
16-nm;
Bit-cell layout;
Fin-FET;
TCAM;
100.
A 25-Gb/s, ?10.8-dBm input sensitivity, PD-bandwidth tolerant CMOS optical receiver
机译:
25 GB / s,?10.8-DBM输入灵敏度,PD-带宽容差CMOS光接收器
作者:
Shih-Hao Huang
;
Wei-Zen Chen
会议名称:
《Symposium on VLSI Circuits》
|
2015年
关键词:
comparator;
current amplifier;
decision feedback equalizer;
optical receiver;
意见反馈
回到顶部
回到首页