首页> 外文期刊>Circuits and Systems II: Express Briefs, IEEE Transactions on >An All-Digital Jitter Tolerance Measurement Technique for CDR Circuits
【24h】

An All-Digital Jitter Tolerance Measurement Technique for CDR Circuits

机译:CDR电路的全数字抖动容限测量技术

获取原文
获取原文并翻译 | 示例

摘要

An all-digital on-chip jitter tolerance measurement technique for clock/data recovery (CDR) circuits is presented. A 6-Gbps CDR circuit with this proposed technique is realized in a 90-nm CMOS process. The measured jitter tolerance by using the testing equipment and the proposed technique correlate within 13% in the frequency range of 178 kHz $sim$ 11.3 MHz. The measured peak-to-peak data and clock jitters are 15.56 and 13.3 ps. The power of the CDR circuit is 44.4 mW at a supply voltage of 1.2 V.
机译:提出了一种用于时钟/数据恢复(CDR)电路的全数字片上抖动容限测量技术。采用这种提议技术的6 Gbps CDR电路是在90 nm CMOS工艺中实现的。通过使用测试设备和所提出的技术测得的抖动容限在178 kHz(sim $ 11.3 MHz)频率范围内的相关度在13%以内。测得的峰峰值数据和时钟抖动分别为15.56和13.3 ps。在1.2 V的电源电压下,CDR电路的功率为44.4 mW。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号