首页> 外文OA文献 >Design study of a novel computer instruction execution unit
【2h】

Design study of a novel computer instruction execution unit

机译:一种新型计算机指令执行单元的设计研究

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

The goal of the "Fresh Breeze Project" is to develop a multi-core chip architecture that supports a better programming model for parallel computing. This architecture combines simultaneous multithreading, a global shared address space, no memory update, and a cycle-free heap to provide a platform for robust, general-purpose, parallel computation. These design choices help simplify classically hard problems such as memory coherency, control flow, and synchronization. An HDL implementation of the core execution unit of a single processing core (many cores are on a single chip) forms the basis of further simulation and synthesis. The design must first be broken down into functional logic blocks and translated into hardware modules. The language Bluespec Verilog allows this description to be constructed in terms of higher-level "guarded atomic actions" triggered by a rule based system.
机译:“ Fresh Breeze Project”的目标是开发一种多核芯片架构,该架构支持更好的并行计算编程模型。这种体系结构结合了同步多线程,全局共享地址空间,无内存更新和无周期堆的功能,从而为健壮的通用并行计算提供了平台。这些设计选择有助于简化经典的难题,例如存储器一致性,控制流和同步。单个处理核心(许多核心位于单个芯片上)的核心执行单元的HDL实现构成了进一步仿真和综合的基础。首先必须将设计分解为功能逻辑块,然后转换为硬件模块。 Bluespec Verilog语言允许根据基于规则的系统触发的更高级别的“受保护原子动作”来构造此描述。

著录项

  • 作者

    Chiou Albert (Albert C.);

  • 作者单位
  • 年度 2008
  • 总页数
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号