首页> 外文期刊>IEEE Journal of Solid-State Circuits >Comments on 'Leading-zero anticipatory logic for high-speed floating point addition' [with reply]
【24h】

Comments on 'Leading-zero anticipatory logic for high-speed floating point addition' [with reply]

机译:关于“高速浮点加法的零领先预期逻辑”的评论[和回复]

获取原文
获取原文并翻译 | 示例

摘要

For original article see H. Suzuki, H. Morinaka, H. Makino, Y. Nakase, K. Mashiko and T. Sumi, ibid., vol.31, pp.1157-69 (Aug. 1996). I have read with a great interest the article by H. Suzuki et al. I am familiar with their work, and I found their approach interesting. The idea used to simplify the leading zero anticipator (LZA) I found innovative and an improvement over the one used in the IBM RS/6000. However, I found the LZ counter circuit shown in the paper similar to the LZ counter circuit that I have published previously in the period from 1992-94.
机译:有关原始文章,请参见H. Suzuki,H。Morinaka,H。Makino,Y。Nakase,K。Mashiko和T. Sumi,同上,第31卷,第1157-69页(1996年8月)。我非常感兴趣地阅读了H. Suzuki等人的文章。我熟悉他们的工作,并且发现他们的方法很有趣。我发现用来简化领先的零预测器(LZA)的想法比IBM RS / 6000中使用的那个要创新并且有所改进。但是,我发现论文中显示的LZ计数器电路类似于我之前在1992-94年期间发布的LZ计数器电路。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号