首页> 外文期刊>Device and Materials Reliability, IEEE Transactions on >Unexpected Latch-Up Through CMOS Triple-Well Structures
【24h】

Unexpected Latch-Up Through CMOS Triple-Well Structures

机译:CMOS三阱结构的意外闩锁

获取原文
获取原文并翻译 | 示例

摘要

Unexpected device interactions between ESD diodes and NMOS clamps in isolated P-well (triple well) have been observed. This can lead to an SCR-like – behavior in TLP measurements and poses a latch-up risk. The cause of this interaction is being analyzed using equivalent circuits with parasitic devices and by TCAD simulations.
机译:在隔离的P阱(三阱)中,ESD二极管和NMOS钳位之间发生了意外的器件相互作用。这可能导致TLP测量中出现类似SCR的行为,并带来闭锁风险。正在使用带有寄生器件的等效电路并通过TCAD仿真来分析这种相互作用的原因。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号