首页> 外文期刊>Electron Device Letters, IEEE >Configurable Logic Gates Using Polarity-Controlled Silicon Nanowire Gate-All-Around FETs
【24h】

Configurable Logic Gates Using Polarity-Controlled Silicon Nanowire Gate-All-Around FETs

机译:使用极性控制的硅纳米线全能FET的可配置逻辑门

获取原文
获取原文并翻译 | 示例

摘要

This letter demonstrates the first fabricated four-transistor logic gates using polarity-configurable, gate-all-around silicon nanowire transistors. This technology enhances conventional CMOS functionality by adding the degree of freedom of dynamic polarity control n- or p-type. In addition, devices are fabricated with low, uniform doping profiles, reducing constraints at scaled technology nodes. We demonstrate through measurements and simulations how this technology can be applied to fabricate logic gates with fewer resources than CMOS. In particular, full-swing output XOR and NAND logic gates are demonstrated using the same physical four-transistor circuit.
机译:这封信演示了第一批使用极性可配置的全栅硅纳米线晶体管制造的四晶体管逻辑门。通过增加动态极性控制n型或p型的自由度,该技术增强了常规CMOS功能。另外,制造的器件具有低,均匀的掺杂分布,从而减少了按比例缩小的技术节点的限制。我们通过测量和仿真演示了如何将该技术应用于制造比CMOS更少资源的逻辑门。特别是,使用相同的物理四晶体管电路演示了全摆幅输出XOR和NAND逻辑门。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号