机译:使用极性控制的硅纳米线全能FET的可配置逻辑门
Laboratory of Integrated Systems, ??cole Polytechnique F??d??rale de Lausanne, Lausanne, Switzerland;
Delays; Geometry; Integrated circuit modeling; Logic gates; Performance evaluation; Silicon; Transistors; Ambipolar transistor; XOR logic gate; XOR logic gate.; double-gate; dual-gate; gate-all-around (GAA); polarity control; post-CMOS; silicon nanowire (SiNW); top-down fabrication;
机译:垂直堆叠的全栅多晶硅纳米线FET,具有通过纳米模板光刻构图的亚微米级栅极
机译:全方位栅Si纳米线FET中的负差分电导率和载流子发热及其对CMOS逻辑电路的影响
机译:全能栅极硅纳米线MOSFET中纳米线线边缘粗糙度的研究
机译:门 - 全周(GAA)双硅纳米线MOSFET(TSNWFET),具有15nm长栅极和4nm半径纳米线
机译:用于DNA测序的门 - 全部纳米线MOSFET
机译:P型门 - 全面硅纳米线MOSFET的低温传输特性
机译:可配置逻辑门使用极性控制的硅纳米线门 - 全面FET