首页> 外文期刊>IEEE Design & Test of Computers Magazine >FPGA adders: performance evaluation and optimal design
【24h】

FPGA adders: performance evaluation and optimal design

机译:FPGA加法器:性能评估和最佳设计

获取原文
获取原文并翻译 | 示例

摘要

Delay models and cost analyses developed for ASIC technology are not useful in designing and implementing FPGA devices. The authors discuss costs and operational delays of fixed-point adders on Xilinx 4000 series devices and propose timing models and optimization schemes for carry-skip and carry-select adders.
机译:为ASIC技术开发的延迟模型和成本分析在设计和实现FPGA器件时没有用。作者讨论了Xilinx 4000系列器件上定点加法器的成本和操作延迟,并提出了进位跳过和进位选择加法器的时序模型和优化方案。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号