首页> 外文OA文献 >FPGA adders: performance evaluation and optimal design
【2h】

FPGA adders: performance evaluation and optimal design

机译:FpGa加法器:性能评估和优化设计

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

Delay models and cost analyses developed for ASIC technology are not useful in designing and implementing FPGA devices. The authors discuss costs and operational delays of fixed-point adders on Xilinx 4000 series devices and propose timing models and optimization schemes for carry-skip and carry-select adders.
机译:为ASIC技术开发的延迟模型和成本分析在设计和实现FPGA器件时没有用。作者讨论了Xilinx 4000系列器件上定点加法器的成本和操作延迟,并提出了进位跳过和进位选择加法器的时序模型和优化方案。

著录项

  • 作者

    Xing S; Yu WWH;

  • 作者单位
  • 年度 1998
  • 总页数
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号