首页> 外文期刊>IEEE Transactions on Computers >A method for speed optimized partial product reduction and generation of fast parallel multipliers using an algorithmic approach
【24h】

A method for speed optimized partial product reduction and generation of fast parallel multipliers using an algorithmic approach

机译:一种使用算法方法进行速度优化的部分乘积约简和快速并行乘法器生成的方法

获取原文
获取原文并翻译 | 示例
           

摘要

This paper presents a method and an algorithm for generation of a parallel multiplier, which is optimized for speed. This method is applicable to any multiplier size and adaptable to any technology for which speed parameters are known. Most importantly, it is easy to incorporate this method in silicon compilation or logic synthesis tools. The parallel multiplier produced by the proposed method outperforms other schemes used for comparison in our experiment. It uses the minimal number of cells in the partial product reduction tree. These findings are tested on design examples simulated in 1 /spl mu/ CMOS ASIC technology.
机译:本文提出了一种针对速度进行了优化的并行乘法器生成方法和算法。此方法适用于任何乘数大小,并且适用于已知速度参数的任何技术。最重要的是,很容易将这种方法结合到芯片编译或逻辑综合工具中。所提出的方法产生的并行乘法器的性能优于其他实验中用于比较的方案。它使用部分乘积约简树中的最小单元数。这些发现在1 / spl mu / CMOS ASIC技术中模拟的设计实例上进行了测试。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号