首页> 中文期刊> 《计算机辅助设计与图形学学报》 >时序敏感的3D IC绑定优化方法

时序敏感的3D IC绑定优化方法

     

摘要

工艺波动下3D IC的成品率受绑定策略的影响较大.为了减少不当绑定造成的成品率损失,提出一种基于关键通路时延的3D IC绑定优化方法.通过绑定前时延测量得到待绑定芯片各层的时序特性,利用不同层上的通路进行时延互补,使用"好"的芯片挽救"坏"的芯片;把最大成品率问题抽象成二分图的最大匹配问题,提出了分级和啮合两种绑定优化算法,采用增广路经算法进行求解.实验结果表明,相对于不考虑工艺波动的随机绑定方法,采用文中方法有效地提高了3D IC的成品率.

著录项

  • 来源
    《计算机辅助设计与图形学学报》 |2010年第11期|2029-2036|共8页
  • 作者单位

    合肥工业大学计算机与信息学院,合肥,230009;

    中国科学院计算机系统结构重点实验室,中国科学院计算技术研究所,北京,100190;

    中国科学院计算机系统结构重点实验室,中国科学院计算技术研究所,北京,100190;

    中国科学院计算机系统结构重点实验室,中国科学院计算技术研究所,北京,100190;

    中国科学院计算机系统结构重点实验室,中国科学院计算技术研究所,北京,100190;

    中国科学院计算机系统结构重点实验室,中国科学院计算技术研究所,北京,100190;

    合肥工业大学计算机与信息学院,合肥,230009;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 总体结构、系统结构;
  • 关键词

    3D IC; 绑定; 时延测量; 关键通路; 成品率;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号