首页> 中文期刊> 《电子电路与贴装》 >面阵列CSP仿真的可靠性预测

面阵列CSP仿真的可靠性预测

             

摘要

随着SMT技术的发展,集成电路封装互连,尤其是球栅阵列和面阵列CSO的互连可靠性成为人们关注的重点。其关系到这些互连技术的推广应用。本文通过一系列的模拟实验,获取一些关键数据,从而开发出分析IC封装互连可靠性的新方法。并采用SRS软件作为预测可靠性的工具。创建和分析IC封装互连的新方法可为当今高性能产品提供可靠的需求。具有球栅阵列(BGA)特征的较新型的元件封装与面阵列互连组合形成了一类应用技术,这种技术能够容纳更多引线数,占用的板子空间小,而且还实现了宽间隙下的互连。对面阵列引线性能的调研已成为人们密切关注的领域,并对此展开了一系列的研究。必须考虑为下一代封装开发可靠的、低应力互连的方法。由于BGA不同于传统的组装方法,不存在将柔性引线弯曲连接的工艺步骤,显然,迫切期望为面阵列封装开发依附引线。因此,而为新BGA在开发一类小型化的IC封装以满足这种迫切需求。我们将其统称为芯片级封装(CSP)。已开发出这些小型化封装可使许多与倒装芯片技术相关的性能优势尽可能地满足广大用户的要求,而不需要用户来处理和组装未被保护的裸芯片。为获得引线柔性或释放应力,需要采用一种综合策略。首先,有必要说明可能会影响现代焊接的组件的合理应用的许多设计特性。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号