首页> 中文期刊>中国科技信息 >一种应用于流水线ADC中的高性能采样保持电路

一种应用于流水线ADC中的高性能采样保持电路

     

摘要

基于SMIC 0.18um CMOS工艺设计了一种高速、高精度、高线性度的采样保持电路.采用全差分带增益自举电路的高增益、高带宽运放,以及改进的带衬底电压调整的栅压自举开关,有效增加输入信号带宽并减小采样保持电路的非线性.对设计的电路进行仿真,在输入信号幅值为2VP-P,频率为47.66MHz,采样频率为100MSPS时,采样保持电路建立时间为3.606ns,建立精度达0.004%,有效位数为17.2bit,无杂散动态范围达108.5dB.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号