首页> 外文会议>Symposium on VLSI Technology >Vertical device architecture for 5nm and beyond: Device circuit implications
【24h】

Vertical device architecture for 5nm and beyond: Device circuit implications

机译:适用于5nm及更高波长的垂直器件架构:对器件和电路的影响

获取原文

摘要

Vertical nanowire logic circuits may enable device density scaling well beyond lateral CMOS layouts limited by gate and contact placement. In this paper, we compared the performance, layout efficiency, SRAM design, and parasitics between vertical (VFETs) gate-all-around (GAA) transistors with lateral (LFETs) targeting 5nm. We reviewed some of the unique considerations of VFET device and circuit influences.
机译:垂直纳米线逻辑电路可以使器件密度缩放远远超出受栅极和触点放置限制的横向CMOS布局。在本文中,我们比较了横向(LFET)对准5nm的垂直(VFET)全方位栅(GAA)晶体管之间的性能,布局效率,SRAM设计和寄生效应。我们回顾了VFET器件和电路影响的一些独特考虑。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号