首页> 外文会议>IEEE International Reliability Physics Symposium >A Voltage Acceleration Lifetime Model to Predict Post-Cycling LTDR Characteristics of Split-Gate Flash Memories
【24h】

A Voltage Acceleration Lifetime Model to Predict Post-Cycling LTDR Characteristics of Split-Gate Flash Memories

机译:电压加速寿命模型,以预测分裂栅闪存的循环循环LTDR特性

获取原文

摘要

In developing a fast test methodology to predict post-cycling low temperature data retention (LTDR) lifetime of split-gate flash memories, word-line stress is used to accelerate the charge gain effect in the trap-assist-tunneling (TAT) regime. By modeling the data retention behaviors under word-line stress conditions, lifetime tests can be completed successfully in a much shorter period, providing accurate lifetime prediction more efficiently for thicker gate oxide products.
机译:在开发快速测试方法以预测循环后的低温数据保留(LTDR)寿命的分流栅闪存的寿命时,字线应力用于加速陷阱辅助隧道(TAT)制度中的电荷增益效果。通过在字线应力条件下建模数据保留行为,可以在更短的时间内成功完成寿命测试,为更厚的栅极氧化物产品提供更有效的寿命预测。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号