首页> 外文会议>ACM/EDAC/IEEE Design Automation Conference >Interpolation-based incremental ECO synthesis for multi-error logic rectification
【24h】

Interpolation-based incremental ECO synthesis for multi-error logic rectification

机译:基于插值的增量ECO合成,用于多错误逻辑整流

获取原文

摘要

To cope with last-minute design bugs and specification changes, engineering change order (ECO) is usually performed toward the end of the design process. This paper proposes an automatic ECO synthesis algorithm by interpolation. In particular, we tackle the problem by a series of partial rectifications. At each step, partial rectification can reduce the functional difference between an old implementation and a new specification. Our algorithm is especially effective for multiple error circuits. Experimental results show the proposed method is far superior to the most recent work and scales well on a set of large circuits.
机译:为了应对最后一分钟的设计错误和规范,通常在设计过程结束时进行工程变更令(ECO)。 本文通过插值提出了一种自动生态合成算法。 特别是,我们通过一系列部分整流解决问题。 在每个步骤中,部分整流可以减少旧实现和新规范之间的功能差异。 我们的算法对于多个错误电路特别有效。 实验结果表明,所提出的方法远远优于最近的工作和良好的一组大电路。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号