首页> 外文会议>European Solid-State Device Research Conference >An array-based Chip Lifetime Predictor macro for gate dielectric failures in core and IO FETs
【24h】

An array-based Chip Lifetime Predictor macro for gate dielectric failures in core and IO FETs

机译:基于阵列的芯片寿命预测宏,用于核心和IO FET中的栅极电介质故障

获取原文

摘要

A comprehensive Chip LIfetime Predictor (CLIP) macro for automatically characterizing gate dielectric failure reduces the stress time and silicon area by a factor proportional to the number of FETs to be tested. A flexible DUT cell that can be stressed in isolation without thicker tox FETs to 4 times supply voltage, enables accurate lifetime prediction under different ON and OFF state dielectric breakdown modes for both low voltage core and high voltage IO devices.
机译:用于自动表征栅极介电故障的全面芯片寿命预测器(剪辑)宏将应力时间和硅面积减小到与要测试的FET数量成比例的因子。一种柔性DUT电池,可以在没有较厚的TOX FET的情况下隔离地压力到电源电压4倍,在低压芯和高压IO器件的不同开关和关闭状态介电击穿模式下实现精确的寿命预测。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号