【24h】

Flip-flop design using novel pulse generation technique

机译:使用新颖的脉冲生成技术的触发器设计

获取原文
获取原文并翻译 | 示例

摘要

In this paper, new flip-flop topologies for low power and high-speed digital designs are presented. A novel technique is used to generate a special clock-pulse wave (internally or externally) for flip-flop circuits. This technique shows better characteristics compared to existing techniques in terms of delay and power. The generated pulse is applied to different flip-flop topologies to show the efficacy of the proposed technique on power and speed. Simulation results show improvement in setup time compared to their counterparts. Furthermore, at least 20% improvement in power consumption is observed by utilizing the proposed pulse-generator technique. IBM 65nm Models are used for simulation using CADENCE and Synopsys tools.
机译:本文介绍了用于低功耗和高速数字设计的新型触发器拓扑。一种新颖的技术用于为触发器电路生成特殊的时钟脉冲波(内部或外部)。与现有技术相比,该技术在延迟和功率方面显示出更好的特性。所产生的脉冲被应用于不同的触发器拓扑,以显示所提出的技术在功率和速度上的功效。仿真结果表明,与其他同类产品相比,设置时间有所缩短。此外,通过利用提出的脉冲发生器技术,观察到了至少20%的功耗降低。 IBM 65nm模型用于使用CADENCE和Synopsys工具进行仿真。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号