首页> 中国专利> 集成电路时钟网格主干尺寸的规划方法

集成电路时钟网格主干尺寸的规划方法

摘要

本发明公开了一种集成电路时钟网格主干尺寸的规划方法,其实施步骤如下:1)对布局后的设计进行横纵均匀带状区域划分得到多个带状区;2)按带状区负载数量进行优先级排序,负载数量越大则优先级越高;3)按优先级从高到低的顺序依次在相应横纵带状区内虚拟添加单根网格主干,每一次添加单根网格主干后估算当次总网格的线电容及时钟偏差范围,直至遍历完所有带状区;4)选出使得估算的时钟偏差范围在用户指定的时钟偏差值以内且线电容最小的总网格尺寸作为最终规划结果。本发明具有时钟布线长度小、节省布线资源、线电容引起的时钟网络功耗低、扩展性好、能够在获得在满足时钟偏差指标的前提下使得时钟线电容或功耗尽量最小化的优点。

著录项

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2016-04-13

    授权

    授权

  • 2014-03-26

    实质审查的生效 IPC(主分类):G06F 17/50 申请日:20131127

    实质审查的生效

  • 2014-02-26

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号