首页> 外文期刊>Analog Integrated Circuits and Signal Processing >A Novel Dual-Modulus 2.8 GHz Divide-by-127/128 Prescaler Using Pull Down Transistor in 0.35μm CMOS Technology
【24h】

A Novel Dual-Modulus 2.8 GHz Divide-by-127/128 Prescaler Using Pull Down Transistor in 0.35μm CMOS Technology

机译:采用0.35μmCMOS技术的下拉晶体管的新型双模2.8 GHz 127/128分频器

获取原文
获取原文并翻译 | 示例
获取外文期刊封面目录资料

摘要

Design of high divide-by-value dual-modulus prescaler remains a challenge in CMOS realization for high speed operation. Prior arts for dual modulus prescaler either divide by a low divide-by-value or cannot operate at high speed. The proposed topology is suitable for high divide-by-value operation at high speed.
机译:高分频双模预分频器的设计仍然是高速操作CMOS实现中的挑战。双模预分频器的现有技术要么被低的分频值除法,要么不能高速运行。提出的拓扑适用于高速的高分频运算。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号