...
首页> 外文期刊>電子情報通信学会技術研究報告. VLSI設計技術. VLSI Design Technologies >障害物を含む配線領域における並走配線最長化手法
【24h】

障害物を含む配線領域における並走配線最長化手法

机译:包含障碍物的配线区域中最长的平行配线方法

获取原文
获取原文并翻译 | 示例
           

摘要

近年,VLSIシステムの高速化にともない,PCBの配線設計において,信号遅延やシグナルインテグリティに配慮することが求められている.本稿では,PCB上での差動ペア信号等を含む信号遅延やシグナルインテグリティに配慮した配線手法の開発を目的に,指定長が与えられた差動ペア信号に割り当てるための配線領域を適切に評価する手法として,障害物を含む配線領域における2配線の完全並走配線の最長化を提案する.また,実験により提案手法の有効性を確認した.
机译:近年来,随着VLSI系统速度的提高,在PCB的布线设计中需要考虑信号延迟和信号完整性。在本文中,为了开发一种考虑信号延迟和信号完整性的布线方法,包括在PCB上的差分对信号,应适当评估分配给指定长度的差分对信号的布线面积。为此,我们建议在包括障碍物的布线区域中最长延长两个完全平行的布线。我们还通过实验证实了该方法的有效性。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号