首页> 外文期刊>電子情報通信学会技術研究報告 >障害物を含む配線領域における並走配線最長化手法
【24h】

障害物を含む配線領域における並走配線最長化手法

机译:一种在包括障碍物的布线区域中最大化并行布线的方法

获取原文
获取原文并翻译 | 示例
           

摘要

近年,VLSIシステムの高速化にともない,PCBの配線設計において,信号遅延やシグナルインテグリティに配慮することが求められている.本稿では,PCB上での差動ペア信号等を含む信号遅延やシグナルインテグリティに配慮した配線手法の開発を目的に,指定長が与えられた差動ペア信号に割り当てるための配線領域を適切に評価する手法として.障害物を含む配線領域における2配線の完全並走配線の最長化を提案する.また,実験により提案手法の有効性を確認した.%Due to the speeding up of VLSI systems, the PCB routing design is requested to take signal delay and signal integrity into account. Our goal is to develop a routing method for PCB in which signal delay and signal integrity are taken into account. In this paper, in order to evaluate the routing area which is assigned to differential pair nets, we propose a routing method for routing area with obstacles that generates a longer completely parallel dual path. In experiment, the effectiveness of our proposed method is confirmed.
机译:近年来,随着VLSI系统的加速发展,在PCB布线设计中需要考虑信号延迟和信号完整性。在本文中,出于开发一种考虑信号延迟和信号完整性(包括PCB上的差分对信号)的布线方法的目的,应正确评估要分配给具有指定长度的差分对信号的布线区域。作为一种方法。我们建议在包含障碍物的布线区域中最大化两条布线的完美平行布线。此外,实验证明了该方法的有效性。 %由于VLSI系统的提速,要求PCB布线设计考虑信号延迟和信号完整性。我们的目标是开发一种考虑信号延迟和信号完整性的PCB布线方法。为了评估分配给差分对网络的路由区域,我们提出了一种具有障碍物的路由区域的路由方法,该方法生成更长的完全平行的双路径。在实验中,我们的方法是有效的。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号