首页> 外文期刊>電子情報通信学会技術研究報告. シリコン材料·デバイス. Silicon Devices and Materials >低消費電力対応65nmノードCMOSプロセス:LOP対応極浅接合技術、LSTP対応HfSiON トランジ スタ技術
【24h】

低消費電力対応65nmノードCMOSプロセス:LOP対応極浅接合技術、LSTP対応HfSiON トランジ スタ技術

机译:低功耗65nm节点CMOS工艺:兼容LOP的超浅结技术,兼容LSTP的HfSiON晶体管技术

获取原文
获取原文并翻译 | 示例
           

摘要

Seleteでは2004年9月のモジュールプロセスの完成を目標として、65nmノードCMOSプロセスの研究·開発を行っている。 65nmノードCMOSの目標性能を表1に示す。 低消費電力·LOP (Low Operation Power)用途のCMOSトランジスタとしては、ゲート長は35nm、シリコン酸化膜換算の実効ゲート膜厚(EOT)は1.2nmを目標としている。デート長が35nm のLOP対応のトランジスタを実現するためには、Vthロールオフの支配要因であるイクステンションの浅接合化が重要な課題である。 極浅接合化に関しては、従来のスパイクRTAでは浅接合化に限界があり、25nm以内のXjは実現不可能である。 SPE (Solid Phase Epitaxial)成長[1]と、FLA (フラッシュランプアニール)[2,3]は65nmノードの接合深さと、800Ω/ロ以下のPch のシート抵抗を実現できるが、低抵抗化という点では、FLA の方が優れている。 本稿では、SPEとFLAの組み合わせが、浅接合化と活性化の両立に有効であることを報告するとともに、この技術を使って形成した.トランジスタ特性と性能について報告する。
机译:Selete正在研究和开发65nm节点CMOS工艺,目标是在2004年9月完成模块工艺。表1显示了65nm节点CMOS的目标性能。作为用于低功耗和LOP(低功耗)应用的CMOS晶体管,目标是栅极长度为35 nm,等效栅极膜厚度(EOT)等于1.2 nm氧化硅膜。为了实现日期长度为35 nm的LOP兼容晶体管,延伸的浅结是Vth滚降的主要因素,这是一个重要的问题。对于超浅键合,使用常规尖峰RTA进行浅键合有一个限制,并且Xj在25 nm以内是不可行的。 SPE(固相外延)生长[1]和FLA(闪光灯退火)[2,3]可以实现65 nm节点的键合深度和800Ω/ b或更低的Pch薄层电阻,但是就低电阻而言。所以FLA更好。在本文中,我们报道了SPE和FLA的结合对于表面连接和激活均有效,并使用此技术形成了SPE。我们报告晶体管的特性和性能。

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号