首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >g_m/I_D Lookup Table法を基礎としたアナログ回路最適化設計
【24h】

g_m/I_D Lookup Table法を基礎としたアナログ回路最適化設計

机译:基于g_m / I_D查找表方法的模拟电路优化设计

获取原文
获取原文并翻译 | 示例
           

摘要

本報告では、微細CMOSテクノロジを用いたアナログ回路最適化設計において、解析的設計手法であるg_m/I_D Lookup Table法の有効性を、2つの側面から提案する。1つめは、アナログ回路最適化ツールにおいて、有効な初期値を与えることができること、2つめは、トランジスタのSPICEアナログ·パラメータの検証を実行できることである。前者においては、数値的手法によりデザイン·センタリングとサイジングを実行するツールWiCkeD を用い、g_m/I_D Lookup Table法で最適化されたアナログ回路が有効な初期値を与えることを示し、このツールによる性能改善割合を示すとともに、統合設計環境の提案を行う。後者においては、0.18μm CMOSテクノロジを用いたTEG設計·評価により、実測から得られたg_m/I_D Lookup Tableをシミュレーションと比較し、定義された誤差関数によりパラメータの正当性を定量的に検証し、ディジタル特性への影響を最小化した条件で、アナログ·パラメータを再最適化する手法を提案する。
机译:在本报告中,我们从精细CMOS技术的模拟电路优化设计的两个方面提出了g_m / I_D查找表方法的有效性,该方法是一种分析设计方法。第一个是在模拟电路优化工具中提供有效初始值的能力,第二个是对晶体管的SPICE模拟参数进行验证的能力。在前一种方法中,我们使用了WiCkeD,该工具通过数值方法执行设计居中和调整大小,并显示通过g_m / I_D查找表方法优化的模拟电路可提供有效的初始值,并通过该工具提高性能。显示比例并提出一个集成设计环境。在后者中,将实际测量所得的g_m / I_D查找表与通过TEG设计和使用0.18μmCMOS技术进行评估的仿真进行比较,并通过定义的误差函数对参数的有效性进行了定量验证。我们提出了一种在最小化对数字特性影响的条件下重新优化模拟参数的方法。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号