首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >待機時、動作時電圧レベルを適応的に可変する電圧レベル変換(SVL) 回路を適用した高速·低電力SRAMの設計·試作·評価
【24h】

待機時、動作時電圧レベルを適応的に可変する電圧レベル変換(SVL) 回路を適用した高速·低電力SRAMの設計·試作·評価

机译:高速,低功耗SRAM的设计,试生产和评估,该器件采用电压电平转换(SVL)电路,该电路可在待机和工作期间自适应地改变电压电平。

获取原文
获取原文并翻译 | 示例
       

摘要

待機時消費電力(P{sub}(ST)) を大幅に削減でき、アクセス時間(t{sub}a) を維持できる1Kb SRAMを0.18-μm CMOS技術を用いて設計、試作し、その特性を評価した。本SRAMには、携帯機器向けLSI等のP{sub}(ST)を低減するために開発した小形の電圧レベル変換(SVL) 回路が搭載されている。 P{sub}(ST)および動作時消費電力(P{sub}(AT)) の実測結果はSPICE解析結果とよく一致していた。 SVL回路を搭載した本SRAMのP{sub}(ST)は、電流電圧(V{sub}(DD)) が1.8Vの時、65.7nWであった。 これはSVL回路を搭載しない従来形SRAMのP{sub}(ST)(321.0nW) の約1/5である。 一方、本SRAMのP{sub}(ST)は、V{ub}(DD)が1.8V、クロック周波数が100MHzの時、624.2μWで、従来形SRAMのP{sub}(AT)(653.0 μW) の95%であった。 また、本SRAMのt{sub}a(553 p 秒)は従来形SRAMのt{sub}aの僅か26%増であった。
机译:使用0.18μmCMOS技术设计并原型化了可显着降低待机功耗(P {sub}(ST))和维持访问时间(t {sub} a)的1Kb SRAM,并展示了其特性。评估。该SRAM配备了小型电压电平转换(SVL)电路,该电路旨在减少便携式设备的LSI的P {sub}(ST)。 P {sub}(ST)和工作功耗(P {sub}(AT))的测量结果与SPICE分析结果非常吻合。当电流电压(V {sub}(DD))为1.8V时,配备SVL电路的SRAM的P {sub}(ST)为65.7nW。这大约是不带SVL电路的常规SRAM的P {sub}(ST)(321.0nW)的1/5。另一方面,当V {ub}(DD)为1.8 V,时钟频率为100 MHz时,此SRAM的P {sub}(ST)为624.2μW,而传统SRAM的P {sub}(AT)(653.0μW)。 )是95%。此外,此SRAM的t {sub} a(553 ps)仅比常规SRAM的t {sub} a高26%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号