首页> 外文期刊>Microprocessors and microsystems >Fast architecture for decimal digit multiplication
【24h】

Fast architecture for decimal digit multiplication

机译:快速的十进制数字乘法架构

获取原文
获取原文并翻译 | 示例

摘要

BCD digit multiplication module (BDM) is widely used in BCD arithmetic, especially in Decimal Floating-Point (DFP) units. In this paper, we present a new BCD digit multiplication scheme to accelerate this module. Similar to previous articles, our multiplier includes two parts contained binary multiplier and binary to BCD converter. Our contribution towards these modules can successfully overcome the previous BCD digit multipliers. The results indicate 19% hardware acceleration for the proposed multiplier architecture which is comparable to the best previous techniques in UMC 65 nm CMOS standard cells library hardware implementation. Therefore, the proposed BCD digit multiplier is an appropriate candidate to be utilized in BCD arithmetic units. (C) 2015 Elsevier B.V. All rights reserved.
机译:BCD数字乘法模块(BDM)在BCD算术中被广泛使用,尤其是在十进制浮点(DFP)单元中。在本文中,我们提出了一种新的BCD数字乘法方案来加速该模块。与以前的文章类似,我们的乘法器包括两部分,分别是二进制乘法器和二进制到BCD转换器。我们对这些模块的贡献可以成功克服以前的BCD数字乘法器。结果表明,所提出的乘法器体系结构的硬件加速为19%,与UMC 65 nm CMOS标准单元库硬件实现中的最佳现有技术相当。因此,建议的BCD数字乘法器是在BCD算术单元中使用的合适候选者。 (C)2015 Elsevier B.V.保留所有权利。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号