机译:基于片上网络的FPGA的设计探索:路由器接口的2D和3D切片
Cairo Univ, Elect & Commun Engn Dept, Giza 12613, Egypt;
Cairo Univ, Elect & Commun Engn Dept, Giza 12613, Egypt|Univ Sci & Technol, Nanotechnol & Nanoelect Program, Zewail City Sci & Technol, Giza 12578, Egypt;
Cairo Univ, Elect & Commun Engn Dept, Giza 12613, Egypt;
机译:基于芯片FPGA的网络设计探索:2D和3D瓦片路由器接口
机译:使用FPGA的片上网络进行互连架构的基于参数的性能评估和设计折衷
机译:3D芯片网络的设计空间探索:基于灵敏度的优化方法
机译:多核混合光子片上网络(2D-PHENIC)的高效路由器架构,设计和性能探索
机译:在2D和3D无线传感器网络中基于虚拟和拓扑坐标的路由,移动性跟踪和预测。
机译:一种新型算法用于在基于网格的光网络中选择路径选择 - 芯片
机译:片上网络中基于FPGA的容错路由器的仿真与设计