机译:基于多数函数的JK触发器设计和验证新的n位量子点同步计数器
Inst Res Fundamental Sci IPM, Sch Comp Sci, Tehran 1953833511, Iran;
Islamic Azad Univ, South Tehran Branch, Dept Comp Engn, Tehran 1777613651, Iran;
Univ Cent Florida, Dept Elect Engn & Comp Sci, Orlando, FL 32816 USA;
Univ Calif Irvine, Dept Elect Engn & Comp Sci, Irvine, CA 92697 USA;
Shahid Beheshti Univ, Nanotechnol & Quantum Comp Lab, Tehran 1983963113, Iran;
Quantum-dot cellular automata; nanoelectronics; majority gate-based design; JK flip-flop; synchronous counter;
机译:量子点元胞自动机中时序电路的设计和仿真:下降沿触发触发器和计数器研究
机译:双边缘触发JK触发器,对量子点细胞自动机进行全面分析
机译:量子点元胞自动机中的新型容错多数门通过物理验证掀起了容错纳米结构设计的革命
机译:基于45nm技术的改进GDI技术设计基于NOR的高速,低功耗同步时钟JK触发器
机译:容错量子点元胞自动机多数门设计。
机译:量子点元胞自动机中高效单层五输入多数表决器的设计与实现
机译:完全由JK触发器组成的注入式计数器的互连结构
机译:全局异步/本地同步架构的设计和验证方法