机译:基于非均匀分布接口陷阱的依赖于分析布局的NBTI降级建模
Shanghai Key Laboratory of Multidimensional Information Processing, East China Normal University, Shanghai, China;
Shanghai Key Laboratory of Multidimensional Information Processing, East China Normal University, Shanghai, China;
Shanghai Key Laboratory of Multidimensional Information Processing, East China Normal University, Shanghai, China;
Shanghai Key Laboratory of Multidimensional Information Processing, East China Normal University, Shanghai, China;
Negative bias temperature instability; Thermal variables control; Degradation; Layout; Stress; Analytical models; Logic gates;
机译:无需时间外推的NBTI生命周期建模的电压相关活化能图
机译:界面陷阱依赖性背偏置能力的分析模型及超薄机构和盒FDSOI MOSFET的变异性
机译:考虑界面陷阱,迁移率降低和低效掺杂效应的基于2D半导体的场效应晶体管的紧凑电流电压模型
机译:考虑局部移动模型及其统计效应的离散界面陷阱引起的对NBTI降解的模拟及其统计效应
机译:基于热和器件时钟性能的非均匀供电硅芯片设计的解析和数值模型。
机译:基于GEP的机舱人机界面布局运行舒适性预测模型
机译:PNO p-MOSFET中NBTI应力产生的界面陷阱和空穴陷阱组件的隔离