机译:使用快速错误检测对芯片上系统进行有效的硅后验证
Department of Electrical Engineering, Stanford University, Stanford, CA, USA;
Clocks; Computer bugs; Hardware; Integrated circuit modeling; Multicore processing; Software; System-on-chip; Electrical bug; logic bugs; post-silicon validation; silicon debug; verification;
机译:硅前和硅后验证的符号快速错误检测:常见问题
机译:硅后栅极级别误差定位,具有有效和组合的跟踪信号选择
机译:基于DRAM的错误检测方法,可减少多个相同内核的硅后调试时间
机译:QED:快速错误检测测试可进行有效的硅后验证
机译:用于SoC验证和在线测试的具有成本效益的错误检测。
机译:一种调试方案,用于改进硅后验证中的错误识别
机译:E-QED:硅后验证期间的电子错误定位 通过快速错误检测和形式化方法启用
机译:神经生物学验证的决策错误模型:补救和检测策略。