机译:具有二进制字线升压控制,纹波位线和自适应数据感知写辅助的40 nm 512 kb交叉点8 T流水线SRAM
Department of Electronics Engineering and Institute of Electronics, National Chiao Tung University, Hsinchu, Taiwan;
Boosting; Delays; Latches; Logic gates; Pipelines; SRAM cells; Adaptive data-aware write-assist (ADAWA); Static random-access memory (SRAM); adaptive voltage detector (AVD); ripple bit-line; write-ability;
机译:0.33-V,500 kHz,3.94-<公式Formulatype =“ inline”>
机译:具有交叉点数据感知写入字线结构,负位线和自适应读取操作时序跟踪的单端无干扰9T亚阈值SRAM
机译:0.325 V,600 kHz,40 nm 72kb 9T亚阈值SRAM,具有对齐的升压写入字线和负写入位线写辅助
机译:40nm 1.0Mb 6T流水线SRAM,具有基于数字的位线欠驱动,三步上升字线,具有VCS跟踪功能的自适应数据感知写辅助以及用于升压控制的自适应电压检测器
机译:具有交叉点数据感知写字线结构,负位线和自适应读取操作时序跟踪的单端无干扰9T亚阈值SRAM