机译:具有截面线性掺杂漂移区的新型高压超薄SOI-LDMOS
State Key Laboratory of Electronic Thin Films and Integrated Devices University of Electronic Science and Technology of China Chengdu China;
Technology Development Department CSMC Technologies Corporation Wuxi China;
State Key Laboratory of Electronic;
Silicon-on-insulator; Doping; Superluminescent diodes; Silicon; Semiconductor process modeling; Analytical models; Substrates;
机译:线性渐变掺杂漂移区:一种新型横向电压保持层,用于改善RESURF LDMOS晶体管的性能
机译:漂移区中不同掺杂浓度的高压MOS晶体管的特性和热载流子可靠性研究
机译:部分SOI技术中具有阶跃掺杂漂移区的高压(> 600 V)N岛LDMOS
机译:290V高压NMOSFET,具有兼容的1.5#mu#m CMOS技术,具有两个不同的掺杂电平漂移区
机译:收益后公告漂移中的横截面变化。
机译:优化Bi2O3TiO2和Sb2O3掺杂的ZnO基低压压敏陶瓷的性能以最大化非线性电性能
机译:估算漂移区中具有线性梯度掺杂分布的4H-siC肖特基势垒二极管的功耗