首页> 外文期刊>IEEE Transactions on Computers >A VLSI design for computing exponentiations in GF(2/sup m/) and its application to generate pseudorandom number sequences
【24h】

A VLSI design for computing exponentiations in GF(2/sup m/) and its application to generate pseudorandom number sequences

机译:在GF(2 / sup m /)中计算幂的VLSI设计及其在生成伪随机数序列中的应用

获取原文
获取原文并翻译 | 示例

摘要

A VLSI design for computing exponentiation in finite fields is developed. An algorithm to generate a relatively long pseudorandom number sequence is presented. It is shown that the period of this sequence is significantly increased compared to that of the sequence generated by the most commonly used maximal length shift register scheme.
机译:开发了一种用于有限域计算幂的VLSI设计。提出了一种生成相对较长的伪随机数序列的算法。结果表明,与最常用的最大长度移位寄存器方案产生的序列相比,该序列的周期显着增加。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号